电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F9658001QCC

产品描述R-S Latch, AC Series, 4-Func, Low Level Triggered, 2-Bit, True Output, CMOS, CDIP16, SIDE BRAZED, CERAMIC, DIP-16
产品类别逻辑    逻辑   
文件大小229KB,共9页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962F9658001QCC概述

R-S Latch, AC Series, 4-Func, Low Level Triggered, 2-Bit, True Output, CMOS, CDIP16, SIDE BRAZED, CERAMIC, DIP-16

5962F9658001QCC规格参数

参数名称属性值
零件包装代码DIP
包装说明DIP,
针数16
Reach Compliance Codeunknown
系列AC
JESD-30 代码R-CDIP-T16
JESD-609代码e4
逻辑集成电路类型R-S LATCH
位数2
功能数量4
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)18 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层GOLD
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量300k Rad(Si) V
触发器类型LOW LEVEL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS279/UT54ACTS279
Quadruple S-R Latches
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 16-pin DIP
- 16-lead flatpack
UT54ACS279- SMD 5962-96580
UT54ACTS279 - SMD 5962-96581
DESCRIPTION
The UT54ACS279 and the UT54ACTS279 contain four basic
S-R flip-flop latches. Under conventional operation, the S-R
inputs are normally held high. When the S input is pulsed low,
the Q output will be set high. When R is pulsed low, the Q output
will be reset low. If the S-R inputs are taken low simultaneously,
the Q output is unpredictable.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
S
H
L
H
L
R
H
H
L
L
OUTPUT
Q
Q
0
H
L
H
1
PINOUTS
16-Pin DIP
Top View
1R
1S1
1S2
1Q
2R
2S
2Q
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
4S
4R
4Q
3S2
3S1
3R
3Q
16-Lead Flatpack
Top View
1R
1S1
1S2
1Q
2R
2S
2Q
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
4S
4R
4Q
3S2
3S1
3R
3Q
LOGIC SYMBOL
(1)
1R
(2)
1S1
(3)
1S2
(5)
2R
(6)
2S
(10)
3R
(11)
3S1
(12)
3S2
(14)
4R
(15)
4S
Note:
1. This configuration is nonstable. It may not persist when the S and R inputs
return to their inactive (high) level.
R
S1
S1
R
S2
R
S3
S3
R
S4
(4)
1Q
(7)
2Q
LOGIC DIAGRAM
(LATCHES 1 & 3)
R
R
(LATCHES 2 & 4)
(9)
3Q
(13)
4Q
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and IEC
Publication 617-12.
S1
S2
Q
S
Q
1
波形用Verilog語言程式設計
如波形图那样,要用Verilog去设计一样的波形,那个附件的电路图里是由CCD和EPM7064...做连接,并且依需要而外加了一颗石英振荡。程式中的CLK_12M是石英振荡的波形,开始写程式并用Quartus II 跑,但 ......
neil312212 FPGA/CPLD
Espier文档计划
硬件架构确定,后面很快会陆续更新文档,如果大家有什么学习要求,可以提出,合适的会再增加文档 122085...
kdy FPGA/CPLD
电压比较器之LM393工作原理
这个电路中的LM393工作原理是怎样的。其中R-Light是光敏二极管.Light是LED灯VCC是6V. 490127 LM393是电压比较器,将接在R-Light端的光敏二极管接收光照时产生的电阻值变化变成电压信号传递 ......
fish001 模拟与混合信号
linux和安卓什么区别
linux和安卓什么区别...
聚宝盆 Linux开发
好了歌.好了歌,说的就是大家都会用到的电烙铁:)
世人都说白光好,真品价格受不了,仿冒杂牌一大堆,价格确实太低了。世人都说白光好,就是真货太少了,都说自己是白光,只有鬼才知道了。世人都说白光好,鬼子腰都笑弯了,都说自己仿得象 ......
ardtek 聊聊、笑笑、闹闹
helper2416_rawos测试_基础教程
呵呵呵,请允许我写这么个基础的教程,给初学者看吧,说实在的除了前面有完整的测试过ucgui这个之后我就没有碰过rawos了,其他的细节的测试也未去看过,今天索性自己在过一遍。在玩这个之前先去 ......
lyzhangxiang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1016  2840  2917  2579  150  21  58  59  52  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved