电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

DSC512-052114KL0T

产品描述OTHER CLOCK GENERATOR
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小672KB,共10页
制造商Microchip(微芯科技)
官网地址https://www.microchip.com
标准
下载文档 详细参数 全文预览

DSC512-052114KL0T概述

OTHER CLOCK GENERATOR

DSC512-052114KL0T规格参数

参数名称属性值
是否Rohs认证符合
包装说明HVQCCN,
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性CLK/CRYSTAL FREQ-NOM IS REPLACED WITH MEMS INTERNAL CLOCK
JESD-30 代码R-XQCC-N32
长度5 mm
湿度敏感等级1
端子数量32
最高工作温度105 °C
最低工作温度-40 °C
最大输出时钟频率460 MHz
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装形状RECTANGULAR
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度)260
筛选级别AEC-Q100
座面最大高度0.9 mm
最大供电电压3.6 V
最小供电电压2.25 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度3.2 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
DSC512-05
Crystal-less™ Four Output Clock Generator
General Description
The DSC512-05 is a Crystal-less™, four
output clock generator that implements
Discera’s
proven
PureSilicon™
MEMS
technology. The device provides excellent
jitter and stability over a wide range of
supply voltages and temperatures.
By
eliminating the external quartz crystal,
MEMS
clock
generators
significantly
enhance reliability and accelerate product
development, while meeting stringent clock
performance criteria for a variety of
communications, storage, and networking
applications.
DSC512-05 has an Output Enable / Disable
feature allowing it to disable all outputs
when OE1 and OE2 are low. Each output
enable pin controls one of the two banks of
synchronous clocks. See the OE function
table 1 for more detail.
The device is
available in a 20 pin QFN. Additional output
formats are in any combination of LVPECL,
LVDS, LVCMOS and HCSL.
Features
Two 50MHz (LVDS) Clocks
One 14MHz (LVCMOS) Clock
One 16MHz (LVCMOS) Clock
Available Format on Any Output:
o
o
o
o
HCSL, LVPECL, LVDS or LVCMOS
Ext. Industrial: -40° to 105° C
Industrial: -40° to 85° C
Ext. commercial: -20° to 70° C
Wide Temperature Range
Supply Range of 2.25 to 3.6 V
Low Power Consumption
o
o
o
30% lower than competing devices
Qualified to MIL-STD-883
20 QFN
Excellent Shock & Vibration Immunity
Available Footprints:
Lead Free & RoHS Compliant
Block Diagram*
Short Lead Time: 2 Weeks
AEC-Q100 Automotive Qualified
Applications
Communications/Networking
Embedded and Industrial
Consumer and computation
Medical, Military, Avionics
Storage and enterprise
*
In the above block diagram:
Clk0+ is 14MHz LVCMOS (Clk0- is off)
Clk1+/- and Clk2 +/- are 50MHz LVDS;
Clk3 + is 16MHz LVCMOS (Clk3- is off)
For other frequencies, please contact the factor:
Sales@discera.com
_____________________________________________________________________________________________________________________________ _________________
DSC512-05
Page 1
Qorvo® 公司 CEO Bob Bruggeworth 当选美国半导体行业协会主席
2020 年 11 月 24 日——移动应用、基础设施与航空航天、国防应用中 RF 解决方案的领先供应商 Qorvo®, Inc.(纳斯达克代码:QRVO)今日宣布,美国半导体行业协会(SIA)董事会宣 ......
兰博 无线连接
基于dsPIC30F4012型微处理器的三相电压型PWM整流器研究
摘要:建立了电压型PWM整流器模型,提出一种实用的电流解耦方案,给出一种由dsPIC30F4012型微处理器控制的三相电压型PWM整流器控制系统,详细介绍其系统组成、控制原理及硬件结构,论述其软件流 ......
rain 能源基础设施
实现无线电传输范围和可靠性的RF增益模块介绍
射频(RF)PCB设计, 在目前公开出版的理论上具有很多不确定性, 常被形容为一种“黑色艺术”。通常情况下, 对于微波以下频段的电路( 包括低频和低频数字电路) , 在全面掌握各类设计 ......
灞波儿奔 无线连接
xilinx
各位大神,刚刚了解FPGA,想问一个问题。用xilinx的芯片能不能支持PCIEx16?为什么目前看到的FPGA板卡最多只支持X8呢?这是可以配置的吗? ...
yangyang627514 FPGA/CPLD
LPC2103 学习ppt
LPC2103 学习ppt...
tonytong 单片机
EEWORLD大学堂----潘文明至简设计法系列教程FPGA定位问题
潘文明至简设计法系列教程FPGA定位问题:https://training.eeworld.com.cn/course/4145...
xuehua_12 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2451  195  663  2156  2019  31  1  14  2  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved