电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFB18.432/12.288

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TACFB18.432/12.288概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFB18.432/12.288规格参数

参数名称属性值
Objectid4000534971
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL0

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
EMB-380-A嵌入式WIFI模块
2008年ROADSHOW的会刊中会看到这个WIFI的模块介绍,传个照片大家看看。EMB-380-A是一个软硬件高度封装的嵌入式WiFi(802.11b/g)应用模块。模块硬件由ARM处理器和WiFi射频芯片组成,软件集 ......
44retretr stm32/stm8
qiuzhu
哪位大虾有Ptotel DXP2004 sp2软件 我买了书 没有软件 我的邮箱:yinghua8383@163.com 谢谢!...
yinghua8383 FPGA/CPLD
定制了精美的MicroPython纪念钥匙扣
周末定制的MicroPython纪念钥匙扣到了,有小黄人和大白两种样式的,非常精美(钥匙扣将随开发板赠送)。 285376 285377 同时给PYB Nano开发板找了新的塑料包装盒,不但方便携带,也方便 ......
dcexpert MicroPython开源版块
STM32MP157A-DK1测评 - 5、10分钟简化制作Linux Distro
本帖最后由 freebsder 于 2020-4-7 23:13 编辑 简化不是简单,简化只是简化Linux系统的制作过程,制作的目标系统是产品级系统。 ST用yocto制作工具发布OpenSTLinux系统,这个系统在ST的wi ......
freebsder 测评中心专版
泰克的AM503B电流探头放大器有人用过吗?碰到问题了
开机的时候那个消磁按钮上的红色指示灯不停的闪,按一下会进行消磁动作,但好像不能完成消磁,数码管显示364一闪一闪的。 有时候开机一段时间后能消磁成功,有时候开机几个小时也不行。用过的D ......
316966573 测试/测量
VHDL中如何将两个模块中的inout互联????
VHDL中如何将两个模块中的inout互联?...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2587  1709  81  1070  2523  53  35  2  22  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved