电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CHP1020L1274DNT

产品描述RESISTOR, METAL GLAZE/THICK FILM, 1 W, 0.5 %, 200 ppm, 1270000 ohm, SURFACE MOUNT, 1020, CHIP, ROHS COMPLIANT
产品类别无源元件    电阻器   
文件大小103KB,共4页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

CHP1020L1274DNT概述

RESISTOR, METAL GLAZE/THICK FILM, 1 W, 0.5 %, 200 ppm, 1270000 ohm, SURFACE MOUNT, 1020, CHIP, ROHS COMPLIANT

CHP1020L1274DNT规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vishay(威世)
包装说明, 1020
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性STANDARD: MIL-R-55342D
JESD-609代码e2
制造商序列号CHP
安装特点SURFACE MOUNT
端子数量2
最高工作温度155 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TR; WAFFLE PACK
额定功率耗散 (P)1 W
额定温度70 °C
电阻1270000 Ω
电阻器类型FIXED RESISTOR
尺寸代码1020
表面贴装YES
技术METAL GLAZE/THICK FILM
温度系数200 ppm/°C
端子面层Tin/Silver (Sn/Ag) - with Nickel (Ni) barrier
端子形状WRAPAROUND
容差0.5%
工作电压100 V
Base Number Matches1

文档预览

下载PDF文档
CHP, HCHP
Vishay Sfernice
High Stability Resistor Chips
Thick Film Technology
FEATURES
Robust terminations
Large ohmic value range 0.1
Ω
to 100 MΩ
Tight tolerance to 0.5 %
CHP: standard passivated version for industrial,
professional and military applications
HCHP: for high frequency applications
ESCC approvals in progress
VISHAY SFERNICE thick film resistor chips are specially
designed to meet very stringent specifications in terms of
reliability, stability 0.5 % at Pn at 70 °C during 2000 hrs.,
homogeneity, reproductibility and quality.
They conform
MIL-R-55342 D.
to
specifications
NFC
83-240
and
Sputtered Thin Film terminations, with nickel barrier, are very
convenient for high temperature operating conditions. They
can withstand thousands of very severe thermal shocks.
B (W/A), N (W/A) and F (one face) types are for solder reflow
assembly.
G (W/A) and W (one face) types are for wire bonding, gluing
and even high temperature solder reflow.
Pb-free
Available
RoHS*
COMPLIANT
ESCC and EN 140 401 802 certifications is in progress.
DIMENSIONS
in millimeters (inches)
A
D
D
D
A
D
C
C
B
E
E
DIMENSIONS
A
CASE
SIZE
MAX .TOL
+ 0.152 (0.006)
MIN. TOL.
- 0.152 (- 0.006)
1.27 (0.05)
1.27 (0.05)
1.52 (0.080)
1.91 (0.075)
2.54 (0.100)
3.05 (0.120)
3.81 (0.150)
5.08 (0.200)
2.54 (0.100)
5.58 (0.22)
6.35 (0.250)
2.54 (0.100)
B
MAX. TOL.
+ 0.127 (0.005)
MIN. TOL.
- 0.127 (- 0.005)
0.6 (0.023)
1.27 (0.050)
0.85 (0.033)
1.27 (0.050)
1.27 (0.050)
1.60 (0.063)
1.32 (0.054)
2.54 (0.100)
5.08 (0.200)
1.91 (0.075)
3.06 (0.120)
2.54 (0.100)
C
MAX. TOL.
+ 0.127 (0.005)
MIN. TOL.
- 0.127 (- 0.005)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
0.5 (0.02)
D/E
MAX. TOL.
+ 0.13 (0.005)
MIN. TOL.
- 0.13 (- 0.005)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
POWER
RATING
mW
Pn
50
125
125
200
250
250
500
1000
2)
1000
2)
750
2000
2)
500
LIMITING
ELEMENT
VOLTAGE
V
50
50
50
75
100
150
150
200
100
200
250
100
MAXIMUM
1)
RESISTANCE
UNIT
WEIGHT
IN
mG
1
3
2
4
5
8
8
26
25
21
42
12
0502
0505
0603
0705
0805
1005
1206
1505
2010
1020
2208
2512
1010
1)
Shall
2)
With
25
10
25
25
50
50
75
100
10
100
100
25
be read in conjunction with other tables
special assembly care
* Pb containing terminations are not RoHS compliant, exemptions may apply
Document Number: 52023
Revision: 19-Jul-06
For technical questions contact: sfer@vishay.com
www.vishay.com
1
示波器分段储存的典型应用
如果一段信号每隔8小时中故障若干次,但故障的位置和次数全都随机。你觉得,这种信号要怎么抓?   针对空闲时间较长的脉冲信号、高频的串行总线信号、小概率的猝发或毛刺信号,如何做到既可以 ......
ld056k 模拟电子
华为内部资料(硬件工程师手册)
ASDFASDFASDFASDFASDFASDFASDF...
yongjiutadie 模拟电子
Writing outside flash memory at address 0x0
不能下载程序, 在flash地址0X00处出错, Debug log win 提示错误: Writing outside flash memory at address 0x0, 什么原因呢 ?...
luhezhangjian stm32/stm8
征求 sqlite + fatfs + raw-os 在VC环境上的移植。
目前raw-os + fatfs 的vc环境已经搭建也能正常运行。sqlite 的vc环境也能运行,但是是基于windows的文件系统的。现在需要把sqlite剥离windows的文件系统,采用开源的fatfs文件系统运行。 现 ......
jorya_txj 嵌入式系统
电路分析——为什么正弦波叠加在直流偏置电压上叠加不了?
638809如图,我弄了个函数发生器产生偏置为0,振幅为2V的正弦波。 外部加了两个电阻提供10V偏置。 想着叠加在一起能产生一个偏置为10V,振幅为2V的波形。 但是示波器显示的还是一个偏 ......
普拉卡图 电路观察室
mipsfpga nexys4 ddr音频遇到点问题
板子上与音频相关提供了AUD_PWM和AUD_SD接口,前者写入数据,后者控制使能状态。 想做一个播放器,输入数据为八位的音频数据(从wav格式来),根据八位的音频数据控制占空比输出到AUD_PWM接口 ......
钱三张 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 645  648  2187  1682  2772  41  1  13  45  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved