电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFB13.000/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATFB13.000/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFB13.000/20.000规格参数

参数名称属性值
Objectid4000521386
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL0

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
SAM R21 下载不了
由于Atmel Studio 6.2的例程多,一直都是用板载EDBG仿真器的 昨天一天都是在调试 APPS_PEER2PEER1,下午在公司一直是正常的,回到家里用两台电脑调试,两台电脑的驱动均安装好并且已经成功下 ......
pleasemissme 单片机
简简单单学TI 多核DSP(2):TMS320C6678的时钟配置
本文为作者发表于EEworld(bbs.eeworld.com.cn),未经EEworld许可,请勿转载。 做MCU及其他DSP的设计时,可能大家觉得时钟的设计其实是很简单的。没错,比如现在很热门的ARM系列的MCU,设计 ......
besk DSP 与 ARM 处理器
verilog入门书籍分享
发个pdf书籍,或许对某些人用的上,我看了多半本,呵呵,觉得还不错!共享一下。 描述着太麻烦,大家可以下载图片看一下,觉得有用就下。...
secretgarden FPGA/CPLD
LM3S8962 评估套件申请
:)...
dxhuo 微控制器 MCU
FPGA基础知识及其工作原理
FPGA基础知识及其工作原理 无论你使用图形化设计程序,ANSIC语言还是VHDL语言,如此复杂的合成工艺会不禁让人去想FPGA真实的运作情况。在这个芯片中的程序在这些可设置硅片间到底是如何工作 ......
雷北城 FPGA/CPLD
求助EVC中删除文件中内容方法。
在EVC下利用_wfopen()打开文件,怎样操作删除文件中某一部分内容? 我利用fseek找到要删除内容的位置,然后将被删除内容后面的数据向前移动,将删除部分内容覆盖。怎样调整文件的长度,使文 ......
aqiraby 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 627  2287  1351  2846  1045  13  47  28  58  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved