电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATCB13.000/16.384

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATCB13.000/16.384概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATCB13.000/16.384规格参数

参数名称属性值
Objectid113586601
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
超低功耗实时时钟
Ambiq Micro 重新定义了超低功率半导体的含义,宣布立即推出世界上最低功耗的实时时钟(ultra low power RTC) 和集成了电源管理的实时时钟系列,电源需求比其它任何行业的 RTC 低 7 倍以上(低至 ......
8487 综合技术交流
OK210开发板使用感想续之自己设计的红外驱动
经过几天的研究,终于把OK210开发板wince红外驱动的部分给完成了。开发工具:vs2005,飞凌官方OK210开发板,杜邦线3根,烙铁一把,焊锡,4.7k电阻一个。开发软件:Win CE 6.0下图是所需的开发工 ......
flyday 嵌入式系统
绝大多数人看过这20部十分禽兽的禁片
第1部:七尺男惨遭毒手变侏儒 痴情女真情不变仍同居——名侦探柯南 第2部:无耻幼童整日胡言乱语,终日猥亵年长女性为乐————蜡笔小新 第3部:销魂!白衣女子玩弄五男生一生! ——圣斗 ......
KG5 聊聊、笑笑、闹闹
CD-EWARM-6401下载地址
下载地址:hxxp://files.i*a*r.com/ftp/pub/box/CD-EWARM-6401-3812.zipxx换成tt,去掉*和谐文件:90400 ST官方授权代理,专营STM8/32QQ 940436962http://y-ec.taobao.com/...
fuqing5542 stm32/stm8
新款粘合材料UV71DC问世,适合较宽温度环境
Master Bond公司推出一种单一成分可复合UV/RTV的硅树脂聚合物UV71DC,可用于粘合、密封及镀膜。尽管UV聚合体的快速粘合特性众所皆知,但一些复杂几何外形的产品有碍于它的使用。而这种UV/RTV双 ......
frozenviolet 汽车电子
图中两个PMOS串联起来使用目的是什么
本帖最后由 普拉卡图 于 2022-4-22 14:05 编辑 601720 如上图,因为位号太长,我重新标了Q1,Q2,R1,C1方便分析。 问题如下: 1.上面两个PMOS门极相接,源极相接串联起来使用的目的是 ......
普拉卡图 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 679  1985  2503  792  2596  14  40  51  16  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved