电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CEC14L330PF1%50V

产品描述Ceramic Capacitor, Multilayer, Ceramic, 50V, 1% +Tol, 1% -Tol, C0G, 30ppm/Cel TC, 0.00033uF, Surface Mount, 0603, CHIP
文件大小113KB,共1页
制造商EXXELIA Group
下载文档 详细参数 全文预览

CEC14L330PF1%50V概述

Ceramic Capacitor, Multilayer, Ceramic, 50V, 1% +Tol, 1% -Tol, C0G, 30ppm/Cel TC, 0.00033uF, Surface Mount, 0603, CHIP

CEC14L330PF1%50V规格参数

参数名称属性值
Objectid7064859570
包装说明, 0603
Reach Compliance Codeunknown
ECCN代码EAR99
YTEOL8.15
其他特性STANDARD: CECC32100
电容0.00033 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
制造商序列号CEC
安装特点SURFACE MOUNT
多层Yes
负容差1%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TRAY
正容差1%
额定(直流)电压(URdc)50 V
尺寸代码0603
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子形状WRAPAROUND

CEC14L330PF1%50V文档预览

CONDENSATEURS CHIPS CERAMIQUE CLASSE 1
CERAMIC CHIP CAPACITORS CLASS 1
Code des valeurs de C
R
Capacitance value coded
Tolérances sur capacité
Tolérance on capacitance
CEC
BASSE TENSION
LOW VOLTAGE
0402
L
W
T max.
a
U
RC
(V)
1 pF
1,2
1,5
1,8
2,2
2,7
3,3
3,9
4,7
5,6
6,8
8,2
10
12
15
18
22
27
33
39
47
56
68
82
100
120
150
180
220
270
330
390
470
560
680
820
1000
1200
1500
1800
2200
2700
3300
3900
4700
5600
6800
8200
10 nF
12
15
18
22
27
33
39
47
56
Dimensions /
Dimensions
(mm)
1
±
0,1
1
±
0,1
1,6
±
0,15
1,25
±
0,2
2
±
0,3
±
0,1
±
0,1
±
0,15
0,76
0,5
0,8
1
±
0,2
1,25
±
0,2
0,6
1
1
1,3
0,8
0,1 min.
0,2 / 0,75
0,1 / 0,5
0,1 min.
0,1 min.
Tension nominale /
Rated voltage
16 25 50/63100 16 25 50/63100 16 25 50/63100 16 25 50/63100 16 25 50/63100
CEC 19
Format /
Format
0403
0603
Modèle normalisé /
Standard model
0504
0805
CEC 17
CEC 14
CEC 1
CEC 2
E6 E12 E24 E48 E96
109
129
159
189
229
279
339
399
479
569
689
829
100
120
150
180
220
270
330
390
470
560
680
820
101
121
151
181
221
271
331
391
471
561
681
821
102
122
152
182
222
272
332
392
472
562
682
822
103
123
153
183
223
273
333
393
473
563
Conformes aux spécifications des normes
CECC 32100 et NF C 93133
In accordance with the specifications of
CECC 32100 and NF C 93133 standards
±
0,25 pF (CU)
±
0,5 pF (DU)
±
1 pF (FU)
L
a
T
L, W, T, pour chips étamé (option E, H ou T) : + 0,5 mm
L, W, T, for tinned chips (option E, H or T) : + 0,5 mm
Diélectrique
Technologie
Céramique classe 1
Chips multicouches
terminaisons soudables
– 55°C + 125°C
CG (NPO)
16 V - 100 V
2,5 U
RC
1,5 150 + 7 .10
–4
C
R
15.10
–4
CARACTERISTIQUES ELECTRIQUES
Température d’utilisation
Coef. de température stand.
*
Tension nominale U
RC
Tension de tenue
Tangente à 1 MHz
C
R
50 pF
50 pF C
R
1 000 pF
Tangente à 1 kHz
C
R
1 000 pF
Résistance d’isolement
C
R
10 000 pF
C
R
10 000 pF
±
20 % (M)
±
10 % (K)
±
2 % (G)
±
1 % (F)
±
5 % (J)
(
W
)
15.10
–4
100 000 M
1 000 M . F
(uniquement CEC 2)
En code
Ceramic class 1
Multilayer chips
weldable terminations
– 55°C + 125°C
CG (NPO)
16 V - 100 V
2,5 U
RC
1,5 150 + 7 .10
–4
C
R
15.10
–4
MARQUAGE Sur demande
Valeur de capacité
Dielectric
Technology
ELECTRICAL CHARACTERISTICS
Operating temperature
Stand. temperature coef.
*
Rated voltage U
RC
Test voltage
Tangent at 1 MHz
C
R
50 pF
50 pF C
R
1 000 pF
Tangent at 1 kHz
C
R
1 000 pF
Insulation resistance
C
R
10 000 pF
C
R
10 000 pF
(
)
15.10
–4
100 000 M
1 000 M . F
(only CEC 2)
MARKING On request
Exemple de codification à la commande /
How to order
Appellation commerciale
Commercial type
Terminaisons (voir page 10)
Terminations (see page 10)
K à préciser si différent de NPO
T.C. to indicate if different of NPO
*
Autres coefficients de température sur demande
*
(voir page 19)
Other temperature coefficients upon request
(see page 19)
CEC 2
---
---
-- --
100 pF
10 %
63 V
Tension nominale
Rated voltage
Conditionnement (voir pages 10 à 12)
Packaging (see pages 10 to 12)
Capacité
Capacitance
Tolérance
Tolerance
È
21
STM32的DFU文件生成方详解
最近好象很多人都在问关于DFU文件的使用问题,正好我们刚研究过,给大家讲讲我们的用法。第一步,准备好要转换的文件,bmp和wav格式,ST原版的DEMO就是这两种格式,后缀改为.bin(也可不改 ......
thinkz stm32/stm8
st7LITE05的PLL设置
st7lite05的ST7FLITE05.H头文件中找不到关于PLL的选择字节,请教如何才能解决?如何能实现PLL使cpu工作于8MHz?...
xia_23 stm32/stm8
求助大神帮忙汇编PIC12F
12F629,本人新手,编一个程序要求GP0检测到输入,则GP1输出。START CLRF GPIO ;初始化 GPIOBCF STATUS,RP0 ;选中Bank0MOVLW 07h ;置GP为数字IOMOVWF CMCON ; BSF STATUS,RP0 ;选中Bank1 ......
dtxiaozilong Microchip MCU
【FPGA助学系列——AS与JTAG,sof与pof】
因为FPGA是SRAM结构,不同于CPLD的ROM结构,所以掉电之后FPGA代码丢失,需要外置的配置芯片,系统上电FPGA自动从配置芯片(一般是专用串行flash)配置信息。这就是为什么有的同学问为什么掉电之 ......
白丁 FPGA/CPLD
【玩转C2000 Launchpad】菜鸟LESSON9-时钟
时钟是DSP不可缺少的一部分,是运行的必要条件。时钟输入:对于280x系列的dsp的时钟选择有多种,包括:(1)晶体经过X1、X2输入:需要将CLKIN连接到参考地,否则在用FLASH运行程序时候,将无法运 ......
常见泽1 微控制器 MCU
面向未来的IC设计方案
面向未来的IC设计方案随着集成电路制造业的飞速发展,传统的设计方法越来越受到严峻的挑战。每年设计技术的进步大约滞后制造技术20%。在器件的特征线宽进入深亚微米以后,这个矛盾显得越发的突 ......
cobble1 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1760  2150  2837  2077  317  36  44  58  42  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved