电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ESM40HKWH

产品描述Card Edge Connector, 40 Contact(s), 1/2 LOADED Row(s), Straight, 0.156 inch Pitch, Solder Terminal, Hole .125-.137, Receptacle
文件大小167KB,共2页
制造商Sullins Connector Solutions
标准  
下载文档 详细参数 全文预览

ESM40HKWH概述

Card Edge Connector, 40 Contact(s), 1/2 LOADED Row(s), Straight, 0.156 inch Pitch, Solder Terminal, Hole .125-.137, Receptacle

ESM40HKWH规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1157296397
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性NONE
板上安装选件MOUNTING FLANGE
主体宽度0.37 inch
主体深度0.61 inch
主体长度7.088 inch
主体/外壳类型RECEPTACLE
连接器类型CARD EDGE CONNECTOR
联系完成配合NOT SPECIFIED
联系完成终止Gold (Au) - with Nickel (Ni) barrier
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点电阻10 mΩ
触点样式CENTRONIC
介电耐压1800VDC V
最大插入力4.448 N
绝缘电阻5000000000 Ω
绝缘体材料GLASS FILLED POLYBUTYLENE TEREPHTHALATE
JESD-609代码e4
插接触点节距0.156 inch
安装选项1HOLE .125-.137
安装选项2LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数1,(1/2 LD)
装载的行数1/2 LOADED
最高工作温度130 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
电镀厚度10u inch
额定电流(信号)3 A
参考标准UL, CSA
端子长度0.125 inch
端子节距3.9624 mm
端接类型SOLDER
触点总数40
撤离力-最小值.278 N

文档预览

下载PDF文档
NUMBER
SIDE
PLC-K1
.200 [5.08]
KEY IN BETWEEN CONTACTS
(ORDER SEPARATELY)
.285
[7.24]
.100
[2.54]
.038
[0.97]
FEATURES
_
* Accommodates .062
+
.008" PC board
(Consult factory for .032", .093" and .125" boards)
* PBT or PPS insulator
* Molded-in key available
* 3 amp current rating
* 10 milli ohm maximum at rated current
DUAL (D)
HALF LOADED (H)
CONSULT FACTORY FOR MOLDED-IN KEY
CANTILEVER
HAIRPIN
BELLOWS
LOOP
BELLOWS
L
BELLOWS
TERMINATION
HAIRPIN LOOP
TYPE
CK
TK
RS
RM
TA
TB
TM
DIP SOLDER
DIP SOLDER
WIRE WRAP
RIGHT ANGLE
RIGHT ANGLE
RIGHT ANGLE
DIP SOLDER
DIP SOLDER
DIP SOLDER
RIGHT ANGLE
DIP SOLDER
POST CROSS SECTION
K
.026 [.66] ROUND
.025 [.64] SQUARE
.025 [.64] SQUARE
.025 [.64] SQUARE
.025 [.64] SQUARE
.025 [.64] SQUARE
.015 X .025 [.38 X .64]
.015 X .025 [.38 X .64]
.025 [.64] SQUARE
.016 x .024 [.41 x .60]
.014 x .022 [.35 x .55]
POST LENGTH
_
L
+
.025 [.64]
.190 [4.83]
.190 [4.83]
.560 [14.20]
.100 [2.54]
.180 [4.57]
.250 [6.35]
.125 [3.18]
.170 [4.32]
.160 [4.06]
.130 [3.30]
.125 [3.18]
FITS MIN.
HOLE SIZE
.033 [0.84]
.040 [1.02]
.040 [1.02]
.043 [1.09]
.043 [1.09]
.043 [1.09]
.035 [0.76]
.035 [0.76]
.040 [1.02]
.043 [1.09]
.040 [1.02]
.275
[6.98]
L
K
K
.150
[3.81]
LETTER
SIDE
CM
CA
CB
CC
CW
CT
CS
DIP SOLDER
(KW)
HAIRPIN
BELLOWS
(CK,CS,CM,CW,CT)
LOOP
BELLOWS
(TK,RS,RM)
RIGHT ANGLE
DIP SOLDER
(CA,CB,CC,KA,TA,TB,TM)
CANTILEVER
KA
KW
.125
[3.18]
.250
[6.35]
#4-40
.125
[3.18]
.245
[6.22]
.125 [3.18]
#4-40
D = .250 [6.35]
W = .430 [10.92]
T = .250 [6.35]
X = .430 [10.92]
CLEARANCE
HOLE (H)
THREADED
INSERT (I)
SIDE MOUNTING
(S)
NO MOUNTING
EARS (N)
FLUSH MOUNTING
(D, W)
FLUSH MOUNTING WITH
THREADED INSERT
(T, X)
62
s›’’Œ”™
PHONE 760.744.0125
www.SullinsElectronics.com
FAX 760.744.6081
【FPGA小技巧】三级逻辑有多快?怎样计算?
w3级逻辑的速度有多快? w布线时延大致可估算为与逻辑时延相等 —下面Slice的时延是Tilo,从F,G经过LUT输出的时延 49034 TCKO, 时钟到输出的时延; TDICK 时钟到输入的时延;...
eeleader FPGA/CPLD
verilog语法总结
一:基本Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE,锁存器和触发器。二:verilog语句结构到门级的映射1、连续性赋值:assign连续性赋值语句逻 ......
eeleader FPGA/CPLD
最近大家都很忙吗?
一看,都没表示新的意见...
eeleader 工作这点儿事
【TI首届低功耗设计大赛】FR5969 LaunchPad 资源列表
本帖最后由 luyongcdpj 于 2014-10-18 07:06 编辑 加到工程里面,随时可以查阅,不用再切出去看原理图了.感觉这颗芯片定时器超级多,还有FR存储以前没有用过,还有P3、P4口也能产生中断了, ......
luyongcdpj 微控制器 MCU
orcad怎么更改原理图中做好的库文件呢?
第一种方法:直接在原理图中编辑库文件,再更新到原理中,操作如下: 第一步,选中你所要更改的元器件,单击鼠标右键,选择Edit Part选项,如图2-55所示; 图2-55原理图编辑器件示意 ......
凡亿教育 PCB设计
浅析嵌入式程序设计中的优化问题
嵌入式系统由于受功耗、成本和体积等因素的制约,嵌入式微处理器的处理能力与桌面系统处理器相比也存在较大差距,故嵌入式系统对程序运行的空间和时间要求更为苛刻。通常,需要对嵌入式应用程序 ......
呱呱 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 771  2303  1753  1671  387  16  47  36  34  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved