电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SIT9001AC-13-33E1-60.00000T

产品描述standard clock oscillators 60mhz 3.3volts 50ppm +-1% fr ctr
产品类别无源元件   
文件大小400KB,共9页
制造商SiTime
下载文档 全文预览

SIT9001AC-13-33E1-60.00000T概述

standard clock oscillators 60mhz 3.3volts 50ppm +-1% fr ctr

STM32F103 USB 模拟PL2303
最近打算用STM32F103的USB模块模拟PL2303,使用PL2303的驱动,来实现USB转串口。已经用BUS HOUND抓取了PL2303的协议,可我不太清楚怎么修改STM32 USB固件,望各位大侠指点!抓取的2303协议如下:Bus Hound 6.01 capture on Windows XP Service Pack 3 (x86). Complements of www.peri...
yingchsh ARM技术
RF MEMS市场前景看好 09年将达11亿美元
RF MEMS市场前景看好 09年将达11亿美元2005年11月28日 16:42据市场调研公司WTC公布的数据,射频微机电系统(RF MEMS)在2004年的市场规模约为1.25亿美元,而预计到2009年这一市场将迅速增长到11亿美元。RF MEMS市场每年55%的复合增长率使其销售额在2005年将达到2亿美元,2006年将达到3亿美元,2007年将达到4.5亿美元,2008年将达到 7.25亿...
fighting 模拟电子
altium designer中需要32MHz和30KHz晶振的贴片封装库,求有的大神给个吧!万分感激!
谢谢啊!邮箱[email]ma5474@163.com[/email],谢谢!求帮忙啊!...
奔跑路上 PCB设计
数字电路设计方法
当前的数字电路设计从层次上分可分成以下几个层次:1. 算法级设计:利用高级语言如C语言及其他一些系统分析工具(如MATLAB)对设计从系统的算法级方式进行描述。算法级不需要包含时序信息。2. RTL级设计:用数据流在寄存器间传输的模式来对设计进行描述。3. 门级:用逻辑级的与、或、非门等门级之间的连接对设计进行描述。4. 开关级:用晶体管和寄存器及他们之间的连线关系来对设计进行描述。算法级是高级的...
inoint98 FPGA/CPLD
Verilog HDL的基础知识(English)
Verilog HDL的基础知识.rar包括:1,verilog testbench2,Verilog_Golden_Reference_Guide3,Wiley 1 Verilog Coding For Logic Synthesis Ebook-Spy...
liwenqi FPGA/CPLD
icl7135的busy信号能在proteus中仿真出来吗
各位大侠们:麻烦帮我解决这个问题。我用proteus老出不来busy信号,她一直保持低电平。但D1-D5,B8,4,2,1能不停地变化,这是怎么回事呢?...
yanghui_45 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 752  1029  1159  1632  1643 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved