电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

Si53311

产品描述1:6 low jitter universal buffer/level translator with 2:1 input mux (<1.25 ghz)
产品类别半导体    模拟混合信号IC   
文件大小2MB,共30页
制造商Silicon
下载文档 全文预览

Si53311概述

1:6 low jitter universal buffer/level translator with 2:1 input mux (<1.25 ghz)

文档预览

下载PDF文档
S i 5 3 3 11
1:6 L
O W
J
I T T E R
U
NIVERSAL
B
UFFER
/L
EVEL
T
RANSLATOR WITH
2 : 1 I
NPUT
M
UX
(<1.25 GH
Z
)
Features
6 differential or 12 LVCMOS outputs
Ultra-low additive jitter: 100 fs rms
Wide frequency range:
1 MHz to 1.25 GHz
Any-format input with pin selectable
output formats: LVPECL, Low Power
LVPECL, LVDS, CML, HCSL,
LVCMOS
2:1 mux with hot-swappable inputs
Asynchronous output enable
Output clock division: /1, /2, /4
Low output-output skew: <50 ps
Low propagation delay variation:
<400 ps
Independent V
DD
and V
DDO
:
1.8/2.5/3.3 V
Excellent power supply noise
rejection (PSRR)
Selectable LVCMOS drive strength to
tailor jitter and EMI performance
Small size: 32-QFN (5 mm x 5 mm)
RoHS compliant, Pb-free
Industrial temperature range:
–40 to +85 °C
Ordering Information:
See page 25.
Applications
Pin Assignments
High-speed clock distribution
Ethernet switch/router
Optical Transport Network (OTN)
SONET/SDH
PCI Express Gen 1/2/3
Storage
Telecom
Industrial
Servers
Backplane clock distribution
DIVA
1
2
3
4
5
6
7
8
Si53311
Q1
Q2
Q4
26
Q1
Q2
Q3
Q3
27
Q4
25
32
31
30
29
28
24
23
22
DIVB
SFOUTB[1]
SFOUTB[0]
Q5
Q5
V
DDOB
V
DDOA
V
REF
Description
The Si53311 is an ultra low jitter six output differential buffer with pin-selectable
output clock signal format and divider selection. The Si53311 features a 2:1 mux,
making it ideal for redundant clocking applications. The Si53311 utilizes Silicon
Laboratories' advanced CMOS technology to fanout clocks from 1 MHz to
1.25 GHz with guaranteed low additive jitter, low skew, and low propagation delay
variability. The Si53311 features minimal cross-talk and provides superior supply
noise rejection, simplifying low jitter clock distribution in noisy environments.
Independent core and output bank supply pins provide integrated level translation
without the need for external circuitry.
SFOUTA[1]
SFOUTA[0]
Q0
Q0
GND
V
DD
CLK_SEL
GND
PAD
21
20
19
18
17
10
11
OEA
12
OEB
13
14
15
CLK
0
CLK
1
CLK
0
CLK
1
NC
Patents pending
Functional Block Diagram
V
REF
Vref
Generator
Power
Supply
Filtering
DivA
CLK0
CLK0
CLK1
CLK1
CLK_SEL
Switching
Logic
DivB
DIVA
V
DDOA
SFOUTA[1:0]
OEA
Q0, Q1, Q2
Q0, Q1, Q2
DIVB
V
DDOB
SFOUTB[1:0]
OEB
Q3, Q4, Q5
Q3, Q4, Q5
Preliminary Rev. 0.4 10/12
Copyright © 2012 by Silicon Laboratories
NC
16
9
Si53311
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
Linux内核IP Queue机制的分析(三)——ip_queue内核模块的分析
序 笔者将会通过包括本文在内的三篇文章,对IP Queue机制从用户态的应用到内核态的模块程序设计进行分析。三篇文章的题目分别是: Linux内核IP Queue机制的分析(一)­——用户态接收 ......
fish001 Linux开发
易懂的单片机入门书
易懂的单片机入门书...
tyg168 51单片机
为什么OCL电路三极管损耗随频率升高而增大?
电路如图所示,OCL电路前级三极管为:NPN——PBSS8110Y,PNP——PBSS9110Y。后级三极管型号为:NPN——NSS1C301ET4G, PNP——NSS1C300ET4G。 在Signal_in端钮输入正弦波信号,幅值2V,频率可 ......
咖啡不加冰 模拟电子
【请教】superIO 的watchdog 问题
本人在做一个硬件项目的软件方面的东西,现在遇到一个问题,请求解决。 是一个主板连接一个MCU,由MCU控制内存的电压调节或超频从而测试内存的性能。 现在要在DOS下,使用MCU去超频。假如 ......
fengboning 嵌入式系统
DCDC纹波小实验
关于使用示波器测试纹波的注意事项 使用示波器的AC耦合方式测量 由于示波器的头套容易引人噪声,因此在测试前必需把探头的头套去掉 因为电源的高频噪声很容易通过小电感就可以滤掉,因此更关 ......
灞波儿奔 模拟与混合信号
关于用JLINK调试博创UP-TECH2410板子目标板自动重启的问题的解决方法
问题是这样的大概一个月前,我在IAR6.1上建了一个S3C2410的工程,我这边有两种板子,一块优龙FS2410板子,两块博创UP-TECH2410的板子,对应的也有两种调试器,优龙的使用的是DragonJtag,一端跟 ......
zsjalive 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1803  931  2382  2435  1316  33  14  51  46  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved