电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1274M00DGR

产品描述LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA1274M00DGR概述

LVDS Output Clock Oscillator, 1274MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1274M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1274 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB中芯片本身的管脚都成绿色
PCB中芯片本身的管脚都成绿色,这是怎么回事啊。用的AD09...
l0700830216 PCB设计
PWM 调相 控制可控硅
想用单片机产生的PWM波来调相控制控制可控硅实现半波整流: 问题是: 1.单片机产生的PWM波调起频率来不是很方便,就几个固定的值,若直接用来控制可控硅不妥? 2.单片机产生的PWM波可以通过 ......
gsy FPGA/CPLD
evc4+sp4+ppc5开发环境能搭建吗?
我把ppc2003的环境搭建起来了,用同样的步骤想为ppc5.0搭建,为什么出现不了ppc5.0的模拟器及相关编译选项?做过的朋友给指点下?...
wang1jin 嵌入式系统
【CN0063】16位全隔离电压输出模块
电路功能与优势 本电路提供一种完整的工业控制输出模块解决方案。该设计适合需要提供双极性输出电压范围的过程控制可编程逻辑控制器(PLC)和分布式控制系统(DCS)。 84103...
EEWORLD社区 ADI 工业技术
我为【TI C2000板块】做贡献!
C2000,这个以DSP角色出生,又以MCU角色生存的综合体,相信大家对这个小家伙都有了解吧! 你是否也有一些:私藏的资料?自己开发产品图片秀?或者自己学习C2000的一些曲折小故事? 那么,本 ......
EEWORLD社区 微控制器 MCU
不一样的51单片机学习经验,附MINI开发板3D图+最小系统板靓照
51单片机学习经验分享 第一批IAP15F2K61S2 MINI开发板即将出炉,第一批预定者将以半价优惠,机会不容错过,见下图 第一阶段:认识单 ......
伟布斯 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2773  2171  2079  2006  631  44  58  51  42  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved