电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA486M000DG

产品描述LVDS Output Clock Oscillator, 486MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA486M000DG概述

LVDS Output Clock Oscillator, 486MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA486M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率486 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学习《DLP 微型投影业务及技术应用介绍》第一课--学习心得
学习完第一课我认识到DLP技术确实很震撼,从结构上来说是有微镜阵列,微镜阵列下集成了大约25万个镜子,深究内部结构,其实是有CMOS存储单元组成的,一个DLP芯片有数以万计的像素点。DLP其实是 ......
mxj1005071012 TI技术论坛
【CC1352P测评】BLE程序的框架
  从 SDK 例子的目录树结构上看,CC1352 的 BLE 程序是必须要用到 TI-RTOS 的,而且 SDK 的例子里面没有 BLE 的 GCC 工程。于是我不得已只能用慢吞吞的 CCS 来编译一个试试。尽管 "Simple p ......
cruelfox 无线连接
【挖电源】打造EEWORLD最全电源集锦
下面展示我的劳动成果: 1、纽扣电池电源和通用5号电池电源结合,这是eeworld送给我的奖品---NXP时钟小音箱,还是很漂亮的 67941 2、镍镉电池电源,忘记是什么时候收藏的了,貌似是剃须刀 ......
鑫海宝贝 模拟与混合信号
貌似富士通的FRAM到了
今天有关快递到公司,没有收到。猜测应该是富士通的FRAM到了。武汉力源的速度相当给力啊。:kiss:...
ltbytyn 综合技术交流
我就不信我做不出差分探头?----目前进展情况
告诉大家,我已完成了电路的整理与改进(全部按TEKP5205)目前正进行对TEK5205差分探头的全部数据测试,预计下周也就是本月底将公布上述探头的主要测试结果。目前下一步打算对差分探头进行新的 ......
sanming 测试/测量
谁能提供一个树莓派浏览器flash 安装方法
谁能提供一个树莓派浏览器flash 安装方法 求具体步骤:congratulate: ...
二白啊啊 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 209  2501  1799  2188  359  5  51  37  45  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved