电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

EZM43HREH

产品描述Card Edge Connector, 43 Contact(s), 1/2 LOADED Row(s), 0.156 inch Pitch, Solder Lug Terminal, Hole .115-.125
产品类别连接器    连接器   
文件大小161KB,共2页
制造商Sullins Connector Solutions
下载文档 详细参数 全文预览

EZM43HREH概述

Card Edge Connector, 43 Contact(s), 1/2 LOADED Row(s), 0.156 inch Pitch, Solder Lug Terminal, Hole .115-.125

EZM43HREH规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
Objectid1157767580
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性NONE
主体宽度0.5 inch
主体深度0.431 inch
主体长度7.647 inch
连接器类型CARD EDGE CONNECTOR
接触器设计PREASSEM CONN
联系完成配合NOT SPECIFIED
联系完成终止Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
触点材料NOT SPECIFIED
触点模式RECTANGULAR
触点电阻10 mΩ
触点样式BELLOWED TYPE
介电耐压1800VDC V
最大插入力4.448 N
绝缘电阻5000000000 Ω
绝缘体材料GLASS FILLED POLYBUTYLENE TEREPHTHALATE
JESD-609代码e0
插接触点节距0.156 inch
安装选项1HOLE .115-.125
安装选项2LOCKING
安装类型PANEL
装载的行数1/2 LOADED
最高工作温度130 °C
最低工作温度-65 °C
电镀厚度10u inch
额定电流(信号)3 A
参考标准UL, CSA
端子长度0.225 inch
端接类型SOLDER LUG
触点总数43
最大线径26 AWG
最小线径26 AWG
撤离力-最小值.278 N
国内芯片市场形势看好 联发科拟与中芯国际合作
[align=left][color=rgb(31, 31, 31)][backcolor=rgb(255, 255, 255)]【路之遥电子网讯】近日,马英九透露在任期内将开放台湾半导体市场,这意味着,台湾国民党政府正在讨论允许中国大陆投资本地半导体设计。国内广阔的半导体市场以及雄厚的经济实力已不容小觑,大陆市场的“半导体崛起”吸引了越来越多的投资眼光。前不久,联发科宣布拟与中国大陆晶圆代工厂中...
亚光彩 聊聊、笑笑、闹闹
cc2430的csp问题
我发现写入csp的程序只有第一条能运行,不知道为什么?请有过2430开发经验的兄弟帮忙解析一下void RF_TX_test(void){RFD=0x0c;TX_DMA_Start(tx,10);//使用dma传送STXON;INT;STOP;ISSTART;}这样写就可以发送,但是理论上说是应该有CSP_INT中断的,但是只有CSP_STOP中断.证明INT这条指令没有执行.void RF_TX...
jackphys RF/无线
IIC中文版(免费).pdf
IIC中文版(免费).pdf...
zxopenljx EE_FPGA学习乐园
各位有没有数显抢答器方面的资料?
各位高手 你们好,请问谁有数显抢答器方面的资料,最好能有C语言和汇编的源程序,及电路图方面。我将要选毕业论文课题了,所以我想以这个为课题,凡事预则立,不预则废,我想现在就开始多做准备,希望高手给些资料参考学习,无限感激////// 我邮箱是gxlizhongren@sina.com...
gxlcgxlc 单片机
单片机编程遇到了个问题
数组reok[2]接收串口收到的数据,接收到的数据是"Ok".在程序中设计,怎么判断收到的数据是不是OK,我才用的方法如下:char reok[2]={0,};char sok[2]="oK";char* p;char* q;p=&reok[0];q=&sok[0];方法一:if((reok[o]=='o')&&reok[1]=='K')方法二:if (strcmp(*p,*q))我觉得两种方法应...
emily_1105 单片机
FPGA任意波形发生器ROM资源不足
用FPGA做一个任意波形双通道信号发生器,波形通过查表ROM获得,每个通道可选择产生正弦,方波,三角波,锯齿波,既一个通道需要用4个ROM,双通道也就需要8个ROM。现在用这个方法遇到一个问题,就是FPGA提供的存储空间不足,如果ROM是8位256个点的话,生成的ROM.mif文件大小为3.6K一个,FPGA能容得下8个这样的ROM ,但是要提高波形的相位分辨率(0.1度),显然8位256点的RO...
q297505453 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 455  1017  1116  1407  1551 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved