电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1355M00DGR

产品描述LVPECL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1355M00DGR概述

LVPECL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1355M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1355 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
help
本人初学msp430 想找个好点的视频学习学习...
蓝风石 微控制器 MCU
SOC EDS中make出错问题
用的软件是soc eds 13.1,提示错误:目标模式不含有“%”。各位大神这个如何解决啊? 210181 ...
三个太阳在路上 FPGA/CPLD
Stellaris库API改了?
版本为8264的Stellaris库中一些API函数和以前的版本怎么不一样了?如:ROM_SysCtlClockSet(……);怎么多了一个ROM的标识?...
jxndcl301 微控制器 MCU
请教AD DA的问题
各位高手: 我用AD芯片采集模拟量,然后将数据传到DSP芯片中,DSP直接将数据送给DA芯片。 当我将一个固定电压给到AD时,从DA出来的电压就与AD输入的电压幅值相差20mv左右。当我将一个 ......
klgmvidob 嵌入式系统
【DIY 个浪漫光影棒】DIY汇总
当初的活动帖:【EEWORLD带你DIY】DIY 个浪漫光影棒,报名请跟帖! 网友DIY秀 上传一个DIY山寨版的光影棒设计方案——by 忙忙草 双核单片机LS2051光影棒的原理图——by njlianjian 摇摇棒制 ......
okhxyyo DIY/开源硬件专区
千元征(公司)名
新公司目前的角色是产业孵化器,产品立项通过即成立相应的事业部,目前事业部已获公司2000万专项投入,即将成立子公司。核心成员有配股(入注册股东名录)。现对子公司名称进行征名,相关信息如 ......
PowerAnts 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 420  948  2592  108  1316  27  26  58  40  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved