电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB162M000DGR

产品描述LVDS Output Clock Oscillator, 162MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB162M000DGR概述

LVDS Output Clock Oscillator, 162MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB162M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率162 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
串口发送数据
我用串口助手发送字符,然后在有串口一传到pc上,为何一个字符 时可以,同时发多个时就不行了了? ...
陌上朝歌 stm32/stm8
Cyclone II 中pll使用问题?
使用的ep2c5t144c8的Cyclone II 中的PLL,通过Quartus II 软件自动生成,波形仿真成功,但是在下载到FPGA后无法正常执行其功能,我想问一下: 1)对于FPGA中的PLL的输入时钟有没有特殊的限制, ......
eeleader-mcu FPGA/CPLD
evc下读Unicode文件的问题
在evc下,想把一个Unicode字符的文本文件读入一个数组 可是文件的字符数多于19的时候就会出现读取错误,出现乱码或者只能读一部分 请问这是为什么? 其中: 该Unicode字符的文本文件 ......
liukaiyue 嵌入式系统
谁有射频方面的书推荐
公司要搞第二代身份证验证机具,要用到射频模块。 以前没接触过,谁有经典的射频方面的书推荐一下,谢谢! ...
chenbingjy 无线连接
单片机的管脚和CPLD的管脚有什么不同?
请问各位大侠,单片机的管脚和CPLD的管脚有什么不同吗?为什么同样的按键电路,在单片机里就行,到CPLD就干扰很大,是不是CPLD的管脚内部没有上下拉电阻?而单片机有呢?两者的管脚原理有什么不 ......
yanjianguo 单片机
网络电话你用了吗
网络电话你用了吗 优易通网络电话推出市话长途6分钱一分钟的网络电话,推出包月一百元的网络电话,200元的网络电话,需要安装的朋友请打申请热线:0755-89473505 16391735035 吴小姐 ...
pauline_o 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1561  2283  1774  976  2069  44  18  45  2  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved