电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

UPW50DR124

产品描述Fixed Resistor, Wire Wound, 0.5W, 0.124ohm, 400V, 0.5% +/-Tol, -3,3ppm/Cel
产品类别无源元件    电阻器   
文件大小371KB,共2页
制造商TE Connectivity(泰科)
官网地址http://www.te.com
下载文档 详细参数 全文预览

UPW50DR124概述

Fixed Resistor, Wire Wound, 0.5W, 0.124ohm, 400V, 0.5% +/-Tol, -3,3ppm/Cel

UPW50DR124规格参数

参数名称属性值
Objectid999181254
Reach Compliance Codeunknown
Country Of OriginUK
ECCN代码EAR99
YTEOL7.2
构造Cylindrical
引线直径0.81 mm
引线长度25 mm
端子数量2
最高工作温度145 °C
最低工作温度-55 °C
封装直径6.35 mm
封装长度12.7 mm
封装形状CYLINDRICAL PACKAGE
封装形式Axial
包装方法Box
额定功率耗散 (P)0.5 W
电阻0.124 Ω
电阻器类型FIXED RESISTOR
系列UPW(AXIAL)
技术WIRE WOUND
温度系数3 ppm/°C
容差0.5%
工作电压400 V
晒WEBENCH设计的过程+电感感应Position (Coil) 设计
用WH设计一个有趣的电感感应电路Position (Coil),详细设计步骤如下:...
hanskying666 模拟与混合信号
时钟的触发时序执行时间?
最近在学习FPGA方面知识,对时钟触发有了了解,但有好多问题有些不明白。希望大虾解释如:always(posedge CLK)begin//执行任务块end假如时钟的周期为50nS,占空比50%;所执行的任务块比较耗时间,超过50nS,而此时任务块尚未完全执行完,而新的触发又来到了。问题来了:此时是重新执行任务块,还是按照上次继续执行?在设计中如何避免这种情况?呵呵,初学者,不要见笑!...
ydcman FPGA/CPLD
Altium Designer 使用
Altium Designer 使用 —— 快速制作原理图封装当制作引脚数比较多的器件的原理图封装时,可以使用AD提供的“smart grid insert”功能快速制作原理图封装库。本文以制作K9F1G08为例,进行简单说明。K9F1G08的引脚分布如图1所示:1. 打开 excel ,按照图2的格式,将引脚编号和引脚名称全部输入。注: 第一行的内容是标准格式,直接套用即可。 X1 和Y1 这两...
tx_xy PCB设计
TI蓝牙协议栈1.3.2下怎么添加一个外设事件
在TI蓝牙协议站下1.3.2怎么添加人体感应模块来控制LED的两灭,怎么触发事件?新手求助...
lejing123 无线连接
新人报道
我是刚刚来到的新人,刚刚接触WINCE。现在跟老师做着一个项目,需要将一个PC上的一个写好的软件移植到wince6.0下面,平台在mini的6410上搭建,还需要搞好一个ccd摄像头的驱动(有可二次开发的开发包),想问问,如果要入门,那么我应该先看拿些书籍或者视频,真心求教,求推荐!...
he134312 WindowsCE
在PCB中设计WIFI时候注意事项
各位大神,在PCB中设计WIFI时候注意事项有哪些?你们有什么经验?...
panda_wang RF/无线

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 498  641  694  1598  1689 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved