电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1032M00BGR

产品描述LVPECL Output Clock Oscillator, 1032MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1032M00BGR概述

LVPECL Output Clock Oscillator, 1032MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1032M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1032 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
要引用的库文件TA_PWM要自己写吗?
用CCS编写基于PWM的LED调光控制,放在文件夹src里要引用的库函数TA_PWM.h和TA_PWM.c要自己写吗?还是本身里面就有? ...
扯szp 微控制器 MCU
有关ucos3任务切换的问题
最近在学ucos,有很多地方都不太理解啊 比如下面这张图 130730 这是调用OSCtxSw()前的堆栈状态,不太理解的是为什么高优先级即将执行的任务的堆栈已经保存了寄存器状态,而正在执行的任务的 ......
lxalixiaoyun 实时操作系统RTOS
应急灯驱动成功,单只MAX16804成功驱动18只LED
MAX16804的非典型应用,典型电路只能驱动3只LED哦, 上图喽, 57093 57094...
tagetage DIY/开源硬件专区
非常有用的芯片资料
本帖最后由 paulhyde 于 2014-9-15 09:27 编辑 70531很有用的数控资料 ...
和而不同 电子竞赛
工程师助理求帮助
今年6月份专科毕业,2月份去广东一个公司实习,大学专业是电气自动化,在研发中心电源部给工程师当助理,没事画画图,焊电路板,我们部门做的是PC电源,现在2个月了,基本上没什么事做,我打算 ......
1033899427 电源技术
晒WEBENCH设计的过程+设计一款-48V0.8A转换电路
本帖最后由 qwqwqw2088 于 2014-8-7 19:00 编辑 1.设计题目:设计一款-48V0.8A转换电路 设计一款通信设备常用的铃流供电方案,一般是12V转换-48V电压 2.设计过程 输入电路参数 DC10-14V ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2376  2655  235  476  207  56  48  52  14  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved