电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GB126M000BG

产品描述CMOS Output Clock Oscillator, 126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530GB126M000BG概述

CMOS Output Clock Oscillator, 126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GB126M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率126 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
1553B、429航空总线协议
10413 美国EXCALIBUR公司专注于总线板卡的研究与生产,是提供航空工业领域高质量、有效数据总线接口、耦合装置、电缆、连接器和整合装置的领军企业。 我公司是EXC厂家的指定代理商;强有力的 ......
tangyn 工业自动化与控制
分享一个TI ARM9 AM1806 IAR 下例程
哈,分享一个TI ARM9 AM1806 IAR 下例程,跑马灯哈,主要是IAR环境的应用及检测CPU是否可以正常工作!!! 只用到内部RAM,只要电源正常,CPU焊接正常即可; LED接的是RESETOUT这个 ......
MouseCat DSP 与 ARM 处理器
基于FPGA的相检宽带测频系统的设计
491219 ...
至芯科技FPGA大牛 FPGA/CPLD
在VHDL中怎么实现宏编译
各位同仁: 现在在开发过程中遇见一个问题,想向大家讨教一下:在verilog中时,我们采用宏编译的方式可以实现自动在程序中添加版本号的方式进行版本的管理。实现方式是,脚本将相关的信息写入到 ......
patriotiii FPGA/CPLD
wince 中压缩与非压缩dll , xip dll 与非xip dll
由于嵌入式系统的特定要求,ce必须比桌面系统更有效的使用和节省物理内存,采用有rom文件系统与ram文件系统。可以在rom中存放压缩的与非压缩的文件,前者中的可执行文件(dll,exe)必须解压到r ......
xmjianfu 嵌入式系统
分享下刚刚画好的DXP封装__STM32F407
效果如图示,原理图源文件在附件里,送几个PCB库,略微检查了下,应该没问题如果是你需要的请顶一下 909109091190912 ST官方授权代理,专营STM8/32QQ 940436962http://y-ec.taobao.com/ST意法半导 ......
fuqing5542 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2906  1348  1829  1623  2039  51  18  26  33  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved