电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX09-3VQ100

产品描述fpga - 现场可编程门阵列 14k system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共124页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A42MX09-3VQ100在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX09-3VQ100 - - 点击查看 点击购买

A42MX09-3VQ100概述

fpga - 现场可编程门阵列 14k system gates

A42MX09-3VQ100规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Actel
包装说明1 MM HEIGHT, PLASTIC, VQFP-100
Reach Compliance Codecompliant
其他特性ALSO OPERATE AT 5.0V SUPPLY
最大时钟频率161 MHz
CLB-Max的组合延迟1.6 ns
JESD-30 代码S-PQFP-G100
JESD-609代码e0
长度14 mm
湿度敏感等级3
可配置逻辑块数量336
等效关口数量14000
输入次数104
逻辑单元数量684
输出次数104
端子数量100
最高工作温度70 °C
最低工作温度
组织336 CLBS, 14000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TFQFP
封装等效代码TQFP100,.63SQ
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)225
电源3.3,3.3/5,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm

文档预览

下载PDF文档
v6.1
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
HiRel Features
Commercial, Industrial, Automotive, and Military
Temperature Plastic Packages
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Ease of Integration
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
High Performance
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
April 2009
© 2009 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
基于人体运动学的导盲鞋设计
一、设计名称基于人体运动学的导盲鞋设计二、 作品简介导盲鞋通过对人体步行姿态的分析,旨在实现快速、准确识别障碍物的功能,帮助盲人在行进过程中有效避开静止的障碍物及移动的行人,在此基 ......
燕云十八骑 GD32 MCU
pcie2.0中的 crosslink 有哪些作用和用法?
crosslink 定义为两个上行端口或者两个下行端口的链接。那么crosslink 是否允许两个switch间存在多个crosslink?...
lint001 嵌入式系统
G2553 晶振 问题 新手求高人
最近需要自己焊一个MSP430最小系统板,所以研究了一下晶振问题。2553只能使用32K的低频晶振,看大家说晶振可以不用接电容,但看launchpad的原理图时发现板在晶振上接了12pf的电容,所以想问一下 ......
shihuntaotie 微控制器 MCU
LM3S_RTOS之RTX(keil自带)的邮箱使用问题
首先想说一句别把麻烦管理员我的帖子转到其他地方,因为这里的人群旺!!高手多!! 进来发现keil自带的实时操作系统RTX(由于ARM,RTX-51是针对51的)的资源非常丰富,集成了TCP/IP、CAN、USB ......
历史的天空 微控制器 MCU
基于运算放大器和模拟集成电路的电路设计第4版中遇到的问题
本帖最后由 sunboy25 于 2019-11-7 14:42 编辑 在基于运算放大器和模拟集成电路的电路设计第4版中第1章的P37有个公式如下: 442685 画红圈的公式,从上图1.40(a)看r0和RL不是并联吗, ......
sunboy25 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2908  1349  2309  400  2002  39  32  31  11  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved