电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P600L-1FGG144I

产品描述fpga - 现场可编程门阵列 600k system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共218页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A3P600L-1FGG144I在线购买

供应商 器件名称 价格 最低购买 库存  
A3P600L-1FGG144I - - 点击查看 点击购买

A3P600L-1FGG144I概述

fpga - 现场可编程门阵列 600k system gates

A3P600L-1FGG144I规格参数

参数名称属性值
是否Rohs认证符合
包装说明13 X 13 MM, 1.45 MM HEIGHT, 1 MM PITCH, GREEN, FBGA-144
Reach Compliance Codecompliant
最大时钟频率350 MHz
JESD-30 代码S-PBGA-B144
JESD-609代码e1
长度13 mm
湿度敏感等级3
可配置逻辑块数量13824
等效关口数量600000
输入次数97
逻辑单元数量13824
输出次数97
端子数量144
最高工作温度85 °C
最低工作温度-40 °C
组织13824 CLBS, 600000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA144,12X12,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)260
电源1.5/3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.55 mm
最大供电电压1.575 V
最小供电电压1.14 V
标称供电电压1.2 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
Revision 9
ProASIC3 Flash Family FPGAs
with Optional Soft ARM Support
Features and Benefits
High Capacity
• 15 k to 1 M System Gates
• Up to 144 kbits of True Dual-Port SRAM
• Up to 300 User I/Os
®
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
• Live at Power-Up (LAPU) Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption (except ARM
®
-enabled ProASIC
®
3
devices) via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Wide Range Power Supply Voltage Support per JESD8-B,
Allowing I/Os to Operate from 2.7 V to 3.6 V
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X
and LVCMOS
2.5 V / 5.0 V Input
• Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS (A3P250 and above)
• I/O Registers on Input, Output, and Enable Paths
• Hot-Swappable and Cold Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Six CCC Blocks, One with an Integrated PLL
• Configurable Phase-Shift, Multiply/Divide, Delay Capabilities
and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18)
Low Power
• Core Voltage for Low Power
• Support for 1.5 V-Only Systems
• Low-Impedance Flash Switches
Embedded Memory
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
ARM Processor Support in ProASIC3 FPGAs
Advanced I/O
• 700 Mbps DDR, LVDS-Capable I/Os (A3P250 and above)
• M1 ProASIC3 Devices—ARM
®
Cortex™-M1 Soft Processor
Available with or without Debug
Table 1 • ProASIC3 Product Family
ProASIC3 Devices
Cortex-M1 Devices
1
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM Kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Kbits
Secure (AES) ISP 2
Integrated PLL in CCCs
VersaNet Globals 3
I/O Banks
Maximum User I/Os
Package Pins
QFN
CS
VQFP
TQFP
PQFP
FBGA
A3P015
15,000
128
384
1
6
2
49
QN68
A3P030
30,000
256
768
1
6
2
81
QN48, QN68,
QN132
VQ100
A3P060
60,000
512
1,536
18
4
1
Yes
1
18
2
96
QN132
CS121
VQ100
TQ144
FG144
A3P125
125,000
1,024
3,072
36
8
1
Yes
1
18
2
133
QN132
VQ100
TQ144
PQ208
FG144
A3P250
M1A3P250
250,000
2,048
6,144
36
8
1
Yes
1
18
4
157
QN132
5
VQ100
PQ208
PQ208
FG144/256
5
FG144/256/
484
PQ208
FG144/256/
484
PQ208
FG144/256/
484
A3P400
M1A3P400
400,000
9,216
54
12
1
Yes
1
18
4
194
A3P600
M1A3P600
600,000
13,824
108
24
1
Yes
1
18
4
235
A3P1000
M1A3P1000
1,000,000
24,576
144
32
1
Yes
1
18
4
300
Notes:
1. Refer to the
Cortex-M1
product brief for more information.
2. AES is not available for Cortex-M1 ProASIC3 devices.
3. Six chip (main) and three quadrant global networks are available for A3P060 and above.
4. For higher densities and support of additional features, refer to the
ProASIC3E Flash Family FPGAs
datasheet.
5. The M1A3P250 device does not support this package.
† A3P015 and A3P030 devices do not support this feature.
October 2009
© 2010 Actel Corporation
‡ Supported only by A3P015 and A3P030 devices.
I
Qorvo PAC系列高集成度电机控制芯片及应用
Qorvo的产品线分为基础设施与国防产品、移动产品两个部门。主要的增长点放在GaN、IoT和5G等市场。根据市场的发展方向,Qorvo还会通过收购去扩充其增长点,如最近收购的、专注于UWB芯片的Decawav ......
Jacktang 无线连接
版主主ADC求救
本人做了一个医疗仪器的项目,用STM32 ADC时发现一个奇怪现象,用的是64引脚的芯片,基准源采用VDDA,对一个固定电压连续采样并通过一条曲线显示出来,开始基本是一条直线,但是用仿真器暂 ......
akpor stm32/stm8
哇塞,103E跑到了128M
哈哈,一直听别人说STM32超频,今天自己实践了一把,8M晶振,最高16倍率,128MHz一切都运行正常,包括液晶刷屏、RTC、PWM、BKP、SPI等,就是芯片摸着都有点烫手,估计运行一阵子能摊鸡蛋了...
ocean1920 stm32/stm8
炼狱传奇-if_else与case之战
Verilog HDL语言中存在两种分支语言:● if-else 条件分支语句● case 分支控制语句 1. if-else条件分支语句if-else 条件分支语句的作用是根据指定的判断条件是否满足来确定下一步要执行 ......
梦翼师兄 FPGA/CPLD
高能采集AD7606 ADCV2.0那些事?(二)
上个帖子给大家分享了AD7606 ADCV2.0的硬件和功能,然后自己根据AD7606的技术文档做转接板调程序,从之前的采集不到数据到最后能够采到数据,这个探索过程真的不容易,采集导数据后我与 ......
bqgup 创意市集
【TI第三方动态】仅298元!飞凌推出超低成本的工业级Cortex-A8开发平台
近期飞凌嵌入式将携手德州仪器(TI)推出一款超低成本的Cortex-A8开发平台——OK335xS-Ⅱ开发板,该平台采用德州仪器Cortex-A8架构AM335x系列处理器,采用全工业级设计,整板运行温度宽达-40℃~ ......
EEWORLD社区 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2167  1392  1157  1241  559  53  50  39  22  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved