电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08-2FGG144I

产品描述fpga - 现场可编程门阵列 8K system gates
产品类别可编程逻辑器件    可编程逻辑   
文件大小488KB,共64页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A54SX08-2FGG144I在线购买

供应商 器件名称 价格 最低购买 库存  
A54SX08-2FGG144I - - 点击查看 点击购买

A54SX08-2FGG144I概述

fpga - 现场可编程门阵列 8K system gates

A54SX08-2FGG144I规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Actel
包装说明1 MM PITCH, ROHS COMPLIANT, FBGA-144
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5V; 12000 SYSTEM GATES ALSO AVAILABLE
最大时钟频率320 MHz
CLB-Max的组合延迟0.7 ns
JESD-30 代码S-PBGA-B144
JESD-609代码e1
长度13 mm
湿度敏感等级3
可配置逻辑块数量768
等效关口数量8000
输入次数111
逻辑单元数量768
输出次数111
端子数量144
最高工作温度85 °C
最低工作温度-40 °C
组织768 CLBS, 8000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA144,12X12,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)260
电源3.3,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.55 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度13 mm

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
2440用TCP/IP往上位机发送文件 有些问题 新手求助
PC采用TCP&UDP测试工具接收2440发送的数据 新手求助 大家帮忙看看 问题:1.若发送内容只是一行字符的文件 只收到文件内容的第一个字符 TCP&UDP测试工具 计数显示的数 是文件字符数2倍 ......
zwicky 嵌入式系统
SMART数据结构入门 (转)
转自http://mp.weixin.qq.com/s?__biz=MjM5MTA0MzcyMQ==&mid=401977492&idx=1&sn=b18f5993ce34c4bc2b382e4d085a842a&3rd=MzA3MDU4NTYzMw==&scene=6#rd SMART,也就是Self-Monitoring, Analys ......
白丁 FPGA/CPLD
evc DirectDraw 中DirectDrawCreate创建失败
LPDIRECTDRAW pDD = NULL; hRet = ::DirectDrawCreate(NULL, &pDD, NULL); 返回-2005532450 不知道什么原因? 高手指点啊。...
zhangssd 嵌入式系统
STM32F103执行的程序代码是放在哪里呢?
STM32F103执行的程序代码是放在哪里呢? 下载后,程序代码是放在0x0800 0000 —— 0x0807 FFFF 这个区间之内吗? 另外,程序里面需要保存一些固定的参数!可以放到这个空间里面吗?...
helloteddy stm32/stm8
请问大家倒立摆是如何绕线的?不影响摆杆吗?
本帖最后由 paulhyde 于 2014-9-15 03:21 编辑 RT,我们的传感器线总缠上 ...
long2013 电子竞赛
计算机系统结构Q&A
1、如果外设要求的通道实际流量十分接近或等于通道具有的最大流量时,则可能发生局部的数据丢失问题,我们怎样解决? (1)增大通道最大流量。 (2)动态改变设备优先级。 (3)增加一定数量 ......
灞波儿奔 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1955  501  1860  454  30  40  11  38  10  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved