电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB737M000DGR

产品描述LVDS Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB737M000DGR概述

LVDS Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB737M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率737 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
东芝光电继电器TLP3547评测-与机械继电器的比较
这测评在国庆前就已经测评完了,国庆完了几天,回来太忙忘记要发帖了,尴尬:loveliness:。下面正式测评分享:382555如图,光继电器与机械继电器的开关相互连接在同一个控制信号上,示波器设置为 ......
lehuijie 东芝光电继电器TLP3547评测
防盗报警在家庭中的实战应用
防盗报警应用状况   所有应用在智能小区的防盗报警系统,几乎都是小区的“出厂设置”——开发商在建好房子后,通过工程商和集成商将防盗报警系统安装完成,而作为最终使用者的业主,并没有对 ......
探路者 消费电子
请教关于xfree86的图形界面汉化问题(无源代码)
大家好,最近遇到一个有意思的项目,但是头回做,不知如何下手,特向大家请教一二。 我们已经从一块嵌入式系统板的flash芯片中读取到系统启动的二进制代码,项目要求我们能够将系统的xfree86工 ......
shily 嵌入式系统
探讨一下自己设计一块开关电源时,电感是怎么选择的
如题,请高手指导一下。 我在书上看说有电流纹波律r,一般选择0.4。大家怎么看?...
heningbo 模拟与混合信号
怎么样测量用阻容降压产生的电源的纹波?
大侠们好,我有一个模块是用阻容降压的方式取电的,现在想测量电源的纹波参数,用示波器可以测量吗?问题阻容降压产生的电源,他的地能和示波器的地相连吗?如果不能有没有什么好办法?...
yanjianguo 电源技术
AD18的使用体会与小技巧
本帖最后由 qwqwqw2088 于 2020-5-30 07:39 编辑 一:原理图部分,AD18 有个非常好的功能,增加了属性框。见下图。 这是一般设计的时候用的窗口布局,一般将属性框固定在右边,AD18 将很 ......
qwqwqw2088 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 648  853  63  877  1655  37  45  41  54  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved