电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC38M0000DGR

产品描述LVDS Output Clock Oscillator, 38MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SC38M0000DGR概述

LVDS Output Clock Oscillator, 38MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC38M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率38 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
VxWorks下开发gis用什么库?考虑以后的移植问题,比如以后移植到wince或者linux下
VxWorks下开发gis用什么库?考虑以后的移植问题,比如以后移植到wince或者linux下...
zengkunhui Linux开发
GPRS技术开发
咨询一下,GPRS上网如何用AT命令实现?需要写什么程序进去吗? 谢了...
wangxiaoyu 嵌入式系统
TI公布iphone和安卓用户端
88845TI在其官网上发布了TI资源在iphone和安卓客户端,这样可以方便大家随时随地查询资料了。下载链接:http://www.ti.com/ww/en/mobile_all_in_one/android.html?DCMP=timobile&HQS=timobile ......
wstt 微控制器 MCU
[转载]ASUS P6X58D Premium 拥有 USB3.0 和 SATA 6Gb/s
ASUS P6X58D Premium 提供新一代介面的完整解决方案 Intel X58 晶片组是目前在电脑效能表现上最亮眼的晶片,搭配Intel i7 9系列得的CPU同时支援到3通道的记忆体 一直是追求效能玩家的手选 ......
玲珑宝贝 嵌入式系统
智能电网之电能质量监测仪——by elvike
@elvike 智能电网之概念学习 智能电网之电能质量 智能电网之电能质量监测仪-方案介绍 能电网之电能质量监测仪-硬件结构设计 此内容由EEWORLD论坛网友elvike原创,如需转载或 ......
okhxyyo 工业自动化与控制
基于matlab的单端反激型电路的simulink仿真,有各个元件参数
将110V直流电源,用单端反激型电路,使输出电压为15V。求各个元件的选型和参数。这是我做的,但是波形总是不对。322752...
于羽羽 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2585  806  2914  2191  1707  53  17  59  45  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved