电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

WSFN20536500D

产品描述RES,SMT,THIN FILM,3.65K OHMS,100WV,.5% +/-TOL,-100,100PPM TC,0202 CASE
产品类别无源元件    电阻器   
文件大小99KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

WSFN20536500D概述

RES,SMT,THIN FILM,3.65K OHMS,100WV,.5% +/-TOL,-100,100PPM TC,0202 CASE

WSFN20536500D规格参数

参数名称属性值
Objectid1169263193
包装说明SMT, 0202
Reach Compliance Codeunknown
Country Of OriginUSA
ECCN代码EAR99
YTEOL7.8
构造Chip
制造商序列号SFN
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装高度0.254 mm
封装长度0.51 mm
封装形式SMT
封装宽度0.51 mm
包装方法Tray
额定功率耗散 (P)0.25 W
电阻3650 Ω
电阻器类型FIXED RESISTOR
系列SFN
尺寸代码0202
技术THIN FILM
温度系数100 ppm/°C
容差0.5%
工作电压100 V

文档预览

下载PDF文档
SFN
Vishay Electro-Films
NiCr Thin Film, Top-Contact Resistor
CHIP
RESISTORS
FEATURES
Wire bondable
Product may not
be to scale
Chip size: 20 inches square
Resistance range: 10
Ω
to 510 kΩ
Resistor material: Nichrome
Oxidized silicon substrate
The SFN series resistor chips offer a combination of
nichrome stability, good power rating and small size.
The SFNs are manufactured using Vishay Electro-Films
(EFI) sophisticated thin film equipment and manufacturing
technology. The SFNs are 100 % electrically tested and
visually inspected to MIL-STD-883.
250 mW power
APPLICATIONS
Vishay EFI SFN resistor chips are widely used in hybrid packages where space is limited. Designed with capacity to handle
substantial power loads, they also have the benefit of nichrome stability.
Recommended for hermetic environments where die is not exposed to moisture.
TEMPERATURE COEFFICIENT OF RESISTANCE, VALUES AND TOLERANCES
Tightest Standard Tolerance Available
0.1 %
PROCESS CODE
CLASS H*
CLASS K*
209
201
203
205
208
200
202
204
*MIL-PRF-38534 inspection criteria
± 10 ppm/°C
± 25 ppm/°C
± 50 ppm/°C
± 100 ppm/°C
20
Ω
50
Ω
100
Ω
1 kΩ
510 kΩ
STANDARD ELECTRICAL SPECIFICATIONS
PARAMETER
Noise, MIL-STD-202, Method 308
100
Ω
- 250 kΩ
< 100
Ω
or > 251 kΩ
Stability, 1000 h, + 125 °C, 50 mW
Operating Temperature Range
Thermal Shock, MIL-STD-202, Method 107, Test Condition F
High Temperature Exposure, + 150 °C, 100 h
Dielectric Voltage Breakdown
Insulation Resistance
Operating Voltage
DC Power Rating at + 70 °C (Derated to Zero at + 175 °C)
5 x Rated Power Short-Time Overload, + 25 °C, 5 s
- 35 dB typ.
- 20 dB typ.
± 0.25 % max.
ΔR/R
- 55 °C to + 125 °C
± 0.25 % max.
ΔR/R
± 0.5 % max.
ΔR/R
200 V
10
12
min.
100 V max.
250 mW
± 0.25 % max.
ΔR/R
www.vishay.com
42
For technical questions, contact: efi@vishay.com
Document Number: 61025
Revision: 12-Mar-08
STM32F302R8 外部/内部时钟测量应用
298535 在参考手册上RCC这一章有这么一小节, 是说通过TIM16的通道1,可以用来测量外部/内部时钟的频率。 后面还说明了HSI和LSI的校准,应该算是这个测量的一个应用吧。 但是,这个应用还是 ......
jplzl10000 stm32/stm8
msgQreceive返回error,表示什么?
是代表队列没数据,还是什么错误啊?一般都是什么引起的?多谢啊...
gtongy 嵌入式系统
采用FPGA的可编程电压源系统原理及设计2
程序中,duty为控制占空比的参数;count为控制分频的参数。通过改变duty和count两个参数,得到占空比及分频数可调的时钟信号,极为方便。 2.2 其他模块的实现 其他控制模块包括地址发生 ......
eeleader FPGA/CPLD
cpu怎么访问硬盘的
各位大侠,小弟有点不明白,32位地址总线的CPU,最大可以读到2@32,也就是4G的地址,那么160G的硬盘,它怎么读到的呢?直接访问好像访问不到吧?谢谢了...
putian 嵌入式系统
大家帮我看看我的内核出了什么问题
第一次来这里,谢谢大家 刚开始做做BSP5.0移植到6.0 现在编出来的内核打印信息如下: Windows CE Kernel for ARM (Thumb Enabled) Built on Sep 6 2006 at 19:14:27 INFO:OALLogSetZones ......
anuana 嵌入式系统
【Cadence小技巧学习】 第二帖 隐藏铺铜
【Cadence小技巧学习】第二帖隐藏铺铜 首先说明公司用cadence,刚毕业没几个月,刚刚捣鼓这个软件,所以说的不一定正确。 我的初衷是希望自己摸索的每一个点滴都共享给大家,希望后来者能够少 ......
常见泽1 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2659  973  119  589  1578  54  20  3  12  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved