电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MA0603CGR56B500

产品描述Ceramic Capacitor, Multilayer, Ceramic, 50V, 17.8571% +Tol, 17.8571% -Tol, C0G, 30ppm/Cel TC, 0.00000056uF, Surface Mount, 0603, CHIP
产品类别无源元件    电容器   
文件大小2MB,共17页
制造商Meritek Electronics
官网地址http://www.meritekusa.com
标准
下载文档 详细参数 全文预览

MA0603CGR56B500概述

Ceramic Capacitor, Multilayer, Ceramic, 50V, 17.8571% +Tol, 17.8571% -Tol, C0G, 30ppm/Cel TC, 0.00000056uF, Surface Mount, 0603, CHIP

MA0603CGR56B500规格参数

参数名称属性值
是否Rohs认证符合
Objectid145335573232
包装说明CHIP
Reach Compliance Codeunknown
YTEOL8.15
电容5.6e-7 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度0.8 mm
JESD-609代码e3
长度1.6 mm
安装特点SURFACE MOUNT
多层Yes
负容差17.8571%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
包装方法TR, Paper, 13 Inch
正容差17.8571%
额定(直流)电压(URdc)50 V
尺寸代码0603
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Tin (Sn) - with Nickel (Ni) barrier
端子形状WRAPAROUND
宽度0.8 mm

文档预览

下载PDF文档
Multilayer Ceramic Chip Capacitors
Voltage ≤ 50VDC
MA Series
F
EATURE
A wide selection of sized is available (0201 to 2225)
High capacitance in given case size
Capacitor with lead-free termination (pure Tin)
RoHS and HALOGEN compliant.
Application: DC to DC converter. General digital circuit. Power supply
bypass capacitors. Consumer electronics. telecommunication
P
ART
N
UMBERING
S
YSTEM
MA 1812 XR 102 C 250
(1)
No
(1)
(2)
(3)
(4)
(5)
(6)
(2)
(3)
Item
(4)
(5)
(6)
Code
MA
1812
XR
102
C
250
Description
Multilayer Ceramic Chip Capacitors
1812 inch (4532 mm)
XR: X7R
102: 10x10
2
pF = 1000pF
C:
±0.50
pF
250: 25x10
0
VDC=25VDC
Series Reference
Low voltage type,
50Vdc
See dimension table for available size below
CG: C0G(NP0), XF: X5R, YV: Y5V
103: 10x10
3
pF, 4R7: 4.7pF
See capacitor tolerance ref. table below
4R0: 4VDC, 6R3:6.3VDC, 500:50VDC
Meritek Series
Size
Dielectric
Capacitance
Tolerance
Rated Voltage
D
IMENSIONS
Size Inch
(mm)
0201 (0603)
0402 (1005)
0603 (1608)
0805 (2012)
1206 (3216)
1210 (3225)
1808 (4520)
1812 (4532)
1825 (4563)
2220 (5750)
2225 (5763)
L (mm)
0.60±
0.05
1.00+0.15/-1.0
1.60±
0.20
2.10±
0.20
3.30±
0.30
3.30±
0.40
4.60±
0.50
4.60±
0.50
4.60±
0.50
5.70±
0.50
5.70±
0.50
W (mm)
0.30±
0.05
0.50+0.15/-1.0
0.80±
0.15
1.25±
0.20
1.60+0.30/-0.10
2.50±
0.30
2.00±
0.20
3.20±
0.30
6.30±
0.40
5.00±
0.40
6.30±
0.40
See
Thickness
Specification
Reference
Table
below
Thickness
T (mm) code
M
B min
(mm)
0.15±
0.05
0.25+0.05/-0.10
0.40±
0.15
0.50±
0.20
0.60±
0.20
0.75±
0.35
0.75±
0.35
0.75±
0.35
0.75±
0.35
0.85±
0.35
0.85±
0.35
C
APACITANCE
T
OLERANCE
R
EFERENCE
Code
A
B
C
D
F
Description
±0.05 pF
±0.10 pF
±0.25 pF
±0.50 pF
±1 %
Code
G
H
I
J
K
Description
±2 %
±3 %
-10%~0%
± %
5
± %
10
Code
L
M
N
P
Q
Description
0%~10%
± %
20
-5%~10%
±
0.02 pF
±
0.03 pF
Code
Z
X
-
-
-
Description
-20%~80%
+10% ~ +20%
-
-
-
Meritek Electronics Corporation
|
www.meritekusa.com
Rev. 7f 02/18/19
【转】使用Ettercap filter进行流量监听和数据篡改
Ettercap是一个综合性的中间人攻击工具,使用它可以进行ARP欺骗、拦截器、DNS欺骗等操作,本文将介绍使用ettercap的文本模式进行代码注入的方式和注意点。安装ettercapettercap提供了对各个操作 ......
Shadow_wong 嵌入式系统
nand flash memory读写问题!
我在看Flash的文档的时候遇到一个问题不明白:当要往一个新的block_1写一个page数据时,假设:该block_1中有数据,那么我是不是要进行一下的操作: 1:将该block_1中的数据通过copyback备份到另 ......
昨日随风 FPGA/CPLD
疑惑:磁盘过滤驱动和文件系统过滤驱动到底有什么区别?
请问:磁盘过滤驱动和文件系统过滤驱动到底有什么区别?...
gonnago1 嵌入式系统
如果本月交换活动需要证明人,我可以帮忙~~
最近两天收到了两个朋友的询问,就是希望互换闲置物品。但是因为毕竟大家在网上和一些朋友还不熟悉,所以还是希望有个中间渠道来疏导。咱本月活动就是交换,所以为了保证活动的顺利进行,我愿意 ......
soso 淘e淘
用FPGA实现串口,并且通信协议可定或修改,稳定性如何
对于有一点FPGA基础的人来说,是用verilog从底层写起、还是通过nios软核设置比较合适?工业应用稳定性、实用性和性价比如何? ...
zjlzhsaybye FPGA/CPLD
求高手帮忙画个!EDA或其他的!电气图!截图发我 !谢谢啊!XIONGYAQI@126.COM
求高手帮忙画个!EDA或其他的!电气图!截图发我 !谢谢啊!XIONGYAQI@126.COM...
xiongyaqi PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1528  205  472  1373  847  31  5  10  28  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved