电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N4Q001EG-0120CDI

产品描述IC osc clock QD freq 10clcc
产品类别半导体    模拟混合信号IC   
文件大小163KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

8N4Q001EG-0120CDI在线购买

供应商 器件名称 价格 最低购买 库存  
8N4Q001EG-0120CDI - - 点击查看 点击购买

8N4Q001EG-0120CDI概述

IC osc clock QD freq 10clcc

文档预览

下载PDF文档
Quad-Frequency Programmable XO IDT8N4Q001 REV G
DATA SHEET
General Description
The IDT8N4Q001 is a Quad-Frequency Programmable Clock
Oscillator with very flexible frequency programming capabilities. The
device uses IDT’s fourth generation FemtoClock® NG technology for
an optimum high clock frequency and low phase noise performance.
The device accepts 2.5V or 3.3V supply and is packaged in a small,
lead-free (RoHS 6) 10-lead ceramic 5mm x 7mm x 1.55mm package.
Besides the four default power-up frequencies set by the FSEL0 and
FSEL1 pins, the IDT8N4Q001 can be programmed via the I
2
C
interface to output clock frequencies between 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz to a very high degree of
precision with a frequency step size of 435.9Hz ÷
N
(N is the PLL
output divider). Since the FSEL0 and FSEL1 pins are mapped to four
independent PLL divider registers (P, MINT, MFRAC and N),
reprogramming those registers to other frequencies under control of
FSEL0 and FSEL1 is supported. The extended temperature range
supports wireless infrastructure, telecommunication and networking
end equipment requirements.
Features
Fourth generation FemtoClock® NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Four power-up default frequencies (see part number order
codes), re-programmable by I
2
C
I
2
C programming interface for the output clock frequency and
internal PLL control registers
Frequency programming resolution is 435.9Hz ÷N
One 2.5V, 3.3V LVDS clock output
Two control inputs for the power-up default frequency
LVCMOS/LVTTL compatible control inputs
RMS phase jitter @ 156.25MHz (12kHz - 20MHz): 0.253ps
(typical), integer PLL feedback configuration
RMS phase jitter @ 156.25MHz (1kHz - 40MHz): 0.263ps
(typical), integer PLL feedback configuration
Full 2.5V or 3.3V supply modes
-40°C to 85°C ambient operating temperature
Available in Lead-free (RoHS 6) package
Block Diagram
OSC
f
XTAL
÷MINT,
MFRAC
2
25
FSEL1
FSEL0
SCLK
SDATA
OE
Pulldown
Pulldown
Pullup
Pullup
Pullup
Pin Assignment
÷P
PFD
&
LPF
FemtoClock® NG
VCO
1950-2600MHz
÷N
Q
nQ
DNU 1
OE 2
GND 3
FSEL0 4
FSEL1 5
10 SCLK
9 SDATA
8 V
DD
7 nQ
6 Q
7
Configuration Register (ROM)
(Frequency, APR, Polarity)
I
2
C Control
IDT8N4Q001
10-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
IDT8N4Q001GCD
REVISION A
MARCH 6, 2012
1
©2012 Integrated Device Technology, Inc.
TMS320F28379D 使用心得之 SCI
一、SCI 简介 SCI(Serial Communication Interface)意为"串行通信接口",是相对于并行通信的,是串行通信技术的一种总称,最早由 Motorola 公司提出的。它是一种通用异步通信接口 UART,与 ......
fish001 DSP 与 ARM 处理器
STM32F107VC金龙开发板 第十八章 金龙107——收音机
第十八章 金龙107——收音机 18.1、TEA5767简介:TEA5767是飞利浦公司生产的一款收音机芯片,很多手机,MP3、MP4里的收音机功能都是于他实现的,接收频率76MHz~108MHz(日本/美国/欧洲频段 ......
旺宝电子 stm32/stm8
GCC下编译的工程导入CCS编译出错
各位老师好,我从网上找了一份430项目的例程,原作者是在RedHat Linux+MSP430-elf GCC的环境下编写的,我导入CCS后并将编译器设置成GNU(GCC)的格式,重新Debug之后在main.c 中报了一个 中断向 ......
icebabycool 微控制器 MCU
周末出去玩了一趟
周末去了一趟爨底下村.爬了山,吃了农家饭.也拍了照....
西门 聊聊、笑笑、闹闹
TIM中央对齐下中点时开ADC
定时器比如说TIM1,设置成中央对齐模式,从0,1,2,3,4,5,4,3,2,1……怎么样可以在4或者5的时候,进入中断,或者直接开启ADC的dma中断,或者可以写代码,都可以。参考手册上写了一个计数 ......
daolong1989 stm32/stm8
一个元件拆成多个元件 怎么画封装
用altium designer绘制电路原理图的时候,看到有的前辈将一个元器件拆成了几部分,我的疑问是,原理图中一个元器件拆成几部分来绘制,那封装怎么办呢,封装是加在哪一部分呢?比如一个元器件有4 ......
emily_1105 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2707  2699  2279  647  412  29  46  50  1  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved