电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC363M000DG

产品描述CMOS/TTL Output Clock Oscillator, 363MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC363M000DG概述

CMOS/TTL Output Clock Oscillator, 363MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC363M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率363 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
帮帮忙!我的毕业设计是IC卡食堂售饭机的开发
帮帮忙!我的毕业设计是IC卡食堂售饭机的开发...
ywsh0 嵌入式系统
做ARM9(2410)的前后的一些经历 强烈推荐~~~
以前我是做龙珠的(DragonBall VZ)软件的,使用的是uClinux,因为一直使用公司的板子,也就是那块Motorola的ADS板。觉得上面的东西看起来不是很复杂,因此很想自己做一个龙珠的板子来玩uClinux, ......
songbo 单片机
超声波换能器驱动电路的设计
求知道的大神帮忙解决一下啊、我我输入的正玄波信号,峰峰值5V左右,变压器变比1:3 我想在换能器那边得到30V左右的峰峰值电压,怎么我变压器次级线圈这边没有12V的电压,电压都加在了MOS管的DS ......
tuxiaoli20 模拟电子
arm上txt文本如何读取
在博创up-netarm300上,如何用uc/os-ii 读取txt格式的中文电子书? 重奖!!...
tyrone3000 ARM技术
wince 创建了一个窗口显示图片,为啥显示不出来
void DrawImage(HDC hdc,const void *buffer,UINT size,LPCRECT rect) { IImagingFactory *pImageFactory=NULL; IImage *pImage=NULL; CoInitializeEx(NULL,COINIT_MULTITHREADED); if ......
zhangdawei2000 嵌入式系统
WIN7下如何控制服务
请教各位在win7系统下,如何停止一个windows服务。 SC_HANDLE hSC = ::OpenSCManager( NULL, NULL, SC_MANAGER_ALL_ACCESS); 被认为拒绝访问?...
chouxiaoya51 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 38  1267  2010  1824  2571  19  44  22  11  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved