电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TKCGA32.000/32.000

产品描述Clock Generator,
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小216KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TKCGA32.000/32.000概述

Clock Generator,

PT7V4050TKCGA32.000/32.000规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Preliminary Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
• PLL with quartz stabilized VCXO
• Loss of signals alarm
• Return to nominal clock upon LOS
• Input data rates from 8 kb/s to 65 Mb/s
• Tri-state output
• User defined PLL loop response
• NRZ data compatible
• Single +5.0V power supply
General Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported:
12.000~65.536 MHz
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
LossOf Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPOUT
OPN
Op
Amp
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recovery
Package Leads
T: Thru-Hole
G: Surface Mount
M: Metal Can
CLK2 Divider
A: Divide by 2
E: Div ide by 32
B: Divide by 4
F: Divide by 64
C: Divide by 8
G: Divide by 128
D: Divide by 16
H: Divide by 256
K: Disable
T
B
C
G
A
51.840 / 25.920
CLK2 Frequency
module
CLK1 Frequency
Power Supply
A: 5.0V
C: ± 20ppm
F: ±32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
51.840
54.000
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.000
13.384
16.777
16.896
17.920
18.936
20.000
20.480
22.1184
24.586
30.720
38.880
47.457
65.536
60.000
24.704
32.000
40.000
49.152
19.440
61.440
25.000
32.768
41.2416
49.408
35.328
62.208
27.000
33.330
41.943
50.000
40.960
62.500
PT0125(05/03)
1
Ver:0
一个process不可以有两个时钟触发
本帖最后由 青城山下 于 2016-4-15 09:18 编辑 用modelsim仿真的时候输出正常,ISE编译也很正常,但是在综合布线的时候出现error;ERROR:HDLCompiler:76- "E:\fpga_ad\ad\l.vhd" Line 716: s ......
青城山下 FPGA/CPLD
超什么带?超宽带!
Qorvo 的 Brent Dietz 又在沉思了。这一次,他破解了关于超宽带的迷思,解除了人们的困惑。提示:这与时尚和音乐无关。 由于 Verizon 的 5G 营销活动,人们对什么是超宽带 (UWB) 以及它为什 ......
石榴姐 无线连接
07年C题H题 一等奖报告
本帖最后由 paulhyde 于 2014-9-15 03:37 编辑 2007年C题 数字存储示波器 2007年H题 信号发生器 ...
wllyj 电子竞赛
怎样选用台式示波器
怎样选用台式示波器...
feifei 测试/测量
ppp拨号后如何进行tcp连接
嵌入式的ppp一般是哪种?是类似ppp over ethernet的吗 如果想自己开发tcp协议帧,则如何用拨号成功后分配的ip地址发数据 整个过程是什么样的 有没有相应的资料 ...
wangchen_0626 嵌入式系统
51单片机工控机控制显示器
请问一下,有谁用51单片机控制VGA显示器显示文字和图片内容,毕业设计。谁能提供资料万分感谢...
lcdvga 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 645  2806  949  1625  264  4  47  7  29  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved