电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

631S43N122KV6R

产品描述Ceramic Capacitor, Multilayer, Ceramic, 630V, 10% +Tol, 10% -Tol, C0G, 30ppm/Cel TC, 0.0012uF, Surface Mount, 1812, CHIP, ROHS COMPLIANT
产品类别无源元件    电容器   
文件大小138KB,共2页
制造商Johanson Dielectrics
标准  
下载文档 详细参数 全文预览

631S43N122KV6R概述

Ceramic Capacitor, Multilayer, Ceramic, 630V, 10% +Tol, 10% -Tol, C0G, 30ppm/Cel TC, 0.0012uF, Surface Mount, 1812, CHIP, ROHS COMPLIANT

631S43N122KV6R规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1715252723
包装说明, 1812
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.0012 µF
电容器类型CERAMIC CAPACITOR
自定义功能Other Size/Voltage/Capacitance Available
介电材料CERAMIC
高度2.8 mm
JESD-609代码e3
长度4.57 mm
制造商序列号631S43
安装特点SURFACE MOUNT
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法TR, PAPER, 13 INCH
正容差10%
额定(直流)电压(URdc)630 V
系列S43(630V,NP0)
尺寸代码1812
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Matte Tin (Sn) - with Nickel (Ni) barrier
端子形状WRAPAROUND
宽度3.17 mm

文档预览

下载PDF文档
H
IGH
V
OLTAGE
S
URFACE
M
OUNT
MLCC
S
250 - 6,000 VDC
These high voltage capacitors feature a special internal
electrode design which reduces voltage concentrations by
distributing voltage gradients throughout the entire capacitor.
This unique design also affords increased capacitance values
in a given case size and voltage rating. The capacitors are
designed and manufactured to the general requirement of
EIA198 and are subjected to a 100% electrical testing making
them well suited for a wide variety of telecommunication,
commercial, and industrial applications.
A
PPLICATIONS
• Analog & Digital Modems
• Lighting Ballast Circuits
• DC-DC Converters
• LAN/WAN Interface
• Voltage Multipliers
• Back-lighting Inverters
NOW AVAILABLE
with Polyterm
®
soft termination option for
demanding environments & processes. Visit our website for full details.
C
ASE
S
IZE
JDI /EIA
Inches
L
W
T
E/B
L
W
T
E/B
.080 ±.010
.050 ±.010
.055 Max.
.020 ±.010
.125 ±.010
.062 ±.010
.067 Max.
.020 ±.010
(mm)
(2.03 ±.25)
(1.27 ±.25)
(1.40)
(0.51±.25)
(3.17 ±.25)
(1.57 ±.25)
(1.70)
(0.51±.25)
Rated
Voltage
250
500
630
1000
250
500
630
1000
2000
3000
250
500
630
1000
2000
3000
500
630
1000
2000
3000
4000
5000
6000
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
VDC
C
APACITANCE
S
ELECTION
NPO Dielectric
Minimum
Maximum
-
10
10
10
-
10
10
10
10
10
-
10
10
10
10
10
10
10
1.0
1.0
1.0
1.0
1.0
1.0
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
-
680
560
390
-
1500
1200
1000
220
82
-
3900
2700
1800
560
220
4700
3300
2200
820
470
180
75
75
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
X7R Dielectric
Minimum
Maximum
1000
1000
1000
100
1000
1000
1000
100
100
100
1000
1000
1000
100
100
100
1000
1000
100
100
100
100
47
47
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
pF
0.022
0.010
6800
4700
0.068
0.047
0.027
0.018
4700
1000
0.220
0.100
0.056
0.047
3900
2700
0.100
0.068
0.047
8200
3900
2200
1000
100
µF
µF
pF
pF
µF
µF
µF
µF
pF
pF
µF
µF
µF
µF
pF
pF
µF
µF
µF
pF
pF
pF
pF
pF
R15/0805
R18/1206
S41/1210
L
W
T
E/B
.125 ±.010
.095 ±.010
.080 Max.
.020 ±.010
(3.18 ±.25)
(2.41 ±.25)
(2.03)
(0.51±.25)
R29/1808
L
W
T
E/B
.189 ±.010
.080 ±.010
.085 Max.
.020 ±.010
(4.80 ±.25)
(2.03 ±.25)
(2.16)
(0.51±.25)
Available cap. values include these significant retma values and their multiples: 1.0 1.2 1.5 1.8 2.2 2.7 3.3 3.9 4.7 5.6 6.8 8.2
( 1.0 = 1.0, 10, 100, 1000, etc.) Consult factory for non-retma values and sizes or voltages not shown.
6
www.johanson dielectrics.com
各位大虾 推荐一本操作系统原理,经典书籍
各位大哥,小弟又来了,上次在这里找到了许多大虾的指点,在此万分感激。 小弟正在学习操作系统原理,想找一本经典的操作系统书籍。望推荐。谢谢...
cjw007 嵌入式系统
DDR设计需要背钻吗
高速先生原创文|黄刚 背钻,相信从事PCB设计或加工的朋友来说不会陌生。我们知道,这个工艺现在已经比较广泛应用在10G以上的高速串行通道设计中了,它的作用主要是解决过孔stub较长导致 ......
yvonneGan PCB设计
利用mpu6050识别角度的问题
怎么样解决该问题?...
wenshow stm32/stm8
NFS的问题
本帖最后由 chenbingjy 于 2016-10-15 09:05 编辑 我正在搞NFS,操作系统是Ubuntu。 参考下面这个链接. http://blog.sina.com.cn/s/blog_6648c1140100w4eq.html 我 操作如下:262940 请 ......
chenbingjy Linux开发
自己焊了快板子,怎么验证外部的高速晶振和低速晶振工作正常?有专门返回时钟频率...
芯片上说高速时钟的两个电容最好是30pf,低速时钟的两个电容最大不能超过15pf,但是我手上只有22pf的,所以我都用了22pf。请问有什么好的方法验证两个晶振各自工作正常吗? ...
赵怡彬 stm32/stm8
C中线程访问数据机制
1、若线程A和线程B都可对一数据C进行访问,但其他线程则无权访问,此时应采取什么机制对数据C进行保护?2、若数据C只能被线程A访问,应采取什么机制对数据C保护?3,若数据C可被任一线程访问, ......
sdg430 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2216  47  2518  1385  1252  45  1  51  28  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved