电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NRLPW181M420V20X45SF

产品描述Aluminum Electrolytic Capacitor, Polarized, Aluminum (wet), 420V, 20% +Tol, 20% -Tol, 180uF, Through Hole Mount, CAN, ROHS COMPLIANT
产品类别无源元件    电容器   
文件大小784KB,共16页
制造商NIC Components Corp
标准
下载文档 详细参数 全文预览

NRLPW181M420V20X45SF概述

Aluminum Electrolytic Capacitor, Polarized, Aluminum (wet), 420V, 20% +Tol, 20% -Tol, 180uF, Through Hole Mount, CAN, ROHS COMPLIANT

NRLPW181M420V20X45SF规格参数

参数名称属性值
是否Rohs认证符合
Objectid1775153012
包装说明,
Reach Compliance Codecompliant
Country Of OriginJapan, Mainland China, Taiwan
ECCN代码EAR99
YTEOL7.28
电容180 µF
电容器类型ALUMINUM ELECTROLYTIC CAPACITOR
直径20 mm
介电材料ALUMINUM (WET)
ESR1843 mΩ
漏电流0.824 mA
长度45 mm
安装特点THROUGH HOLE MOUNT
多层No
负容差20%
端子数量2
最高工作温度105 °C
最低工作温度-25 °C
封装形状CYLINDRICAL PACKAGE
封装形式Snap-in
极性POLARIZED
正容差20%
额定(直流)电压(URdc)420 V
纹波电流1270 mA
表面贴装NO
Delta切线0.2
端子节距10 mm
端子形状SNAP-IN

文档预览

下载PDF文档
Large Can Aluminum Electrolytic Capacitors
FEATURES
• LONG LIFE AT +105°C (2,000 ~ 3,000 HOURS)
• HIGH RIPPLE CURRENT
• HIGH VOLTAGE (UP TO 500VDC)
• SUITABLE FOR SWITCHING POWER SUPPLIES
SPECIFICATIONS
Operating Temperature Range
Rated Voltage Range
Rated Capacitance Range
Capacitance Tolerance
Max. Leakage Current (µA)
After 5 minutes (20°C)
W.V. (Vdc)
Tan
δ
max.
Max. Tan
δ
W.V. (Vdc)
at 120Hz/20°C
Tan
δ
max.
W.V. (Vdc)
S.V. (Vdc)
W.V. (Vdc)
includes all homogeneous materials
NRLPW Series
RoHS
Compliant
*See Part Number System for Details
-40 ~ +105°C
10 ~ 250Vdc
220 ~ 68,000µF
-25 ~ +105°C
315 ~ 500Vdc
39 ~ 1500µF
±20% (M)
3x
C(µF)V
10
16
25
35
50
63
80 100 160
0.55 0.50 0.45 0.40 0.35 0.3 0.25 0.25 0.2
315 350 385 400 420 450 500
0.2
10
13
315
0.2
16
20
350
0.2
25
32
385
0.2
35
44
400
0.2
50
63
420
0.2 0.25
63
80 100
79 100 125
450 500
160
200
180
0.2
200
0.2
220
0.2
250
0.2
Surge Voltage
180
225
200
250
220
270
250
300
Ripple Current
Correction Factors
Impedance Ratio
(Low Temperature Stability)
Load Life Test
50V~100V 2,000 hours at +105°C
10V ~ 35V 3,000 hours at +105°C
160V~500V 3,000 hours at +105°C
Shelf Life Test
1,000 hours at +105°C
(no load)
Surge Voltage Test
1000 Cycles of 30 seconds "On" and
5.5 minutes "Off" at 25°C
Soldering Effect
Refer to
JISC5102.8.5
S.V. (Vdc)
365 400 435 450 470
Frequency (Hz)
60
120
300
10 ~ 100Vdc
0.90
1.00
1.03
Multiplier
160 ~ 250Vdc
0.80
1.00
1.15
at 105°C
315
~ 500Vdc
0.80
1.00
1.15
Rated Voltage (VDC)
Z (-25°C)/Z (+20°C)
10 ~ 100
3 max.
160 ~ 250
4 max.
315
~ 450
8 max.
500
12 max.
Capacitance Change
Tan
δ
Leakage Current
Capacitance Change
Tan
δ
Leakage Current
Capacitance Change
Tan
δ
Leakage Current
Capacitance Change
Tan
δ
Leakage Current
500 550
500
1K
10K<
1.05
1.10
1.15
1.20
1.30
1.50
1.20
1.25
1.40
Z (-40°C)/Z (+20°C)
12 max.
15 max.
-
-
Within ±20% of initial measured value
Less than 200% of specified maximum value
Less than specified maximum value
Within ±20% of initial measured value
Less than 200% of specified maximum value
Less than specified maximum value
Within ±15% of initial measured value
Less than specified maximum value
Less than specified maximum value
Within ±10% of initial measured value
Less than specified maximum value
Less than specified maximum value
PART NUMBER SYSTEM
NRLPW 682 M 63V 30X35 S F
Series
RoHS compliant
Lead Length
S=4mm (3.5mm
f35mm
Dia.)
L = 6.0mm (special order)
Case Size (mm)
Voltage Rating
Tolerance Code
Capacitance Code
Please review the notes on correct use, safety and precautions found at
https://www.niccomp.com/resource/files/aluminum/AlumApplInfoCautions.pdf
If in doubt or uncertainty, please review your specific application - process details with NIC’s
technical support personnel:
tpmg@niccomp.com
PRECAUTIONS
1
NIC COMPONENTS CORP.
www.niccomp.com
SPECIFICATIONS ARE SUBJECT TO CHANGE
运放LM324输出加二极管
53371 LM324作为比较器使用。请问二极管D1是什么作用?...
wshanfen 模拟电子
【TI荐课】#电子电路基础知识讲座#
//training.eeworld.com.cn/TI/show/course/3818...
rongzc TI技术论坛
奥本海姆中文版的离散时间信号处理【扫描版】
大家看看 下面在回复里我会贴上打开的软件 本帖最后由 flyingdsp 于 2010-4-20 15:16 编辑 ]...
flyingdsp DSP 与 ARM 处理器
闪存Data Retention测试方法
转自这里 Data Retention概述 随着时间的流失,闪存介质中保存的数据会发生保存错误,如上篇文章《闪存误码产生根源分析》中所述,数据保存(Data Retention)发生错误主要是由两种原因造成 ......
白丁 FPGA/CPLD
verilog中得memory型变量的综合
为什么我定义了memory型变量,但是代码综合出来的感觉占用的还是逻辑单元,不是片内存储器呢,环境是quartus。 神奇了,汗!...
MoQQ_Ares FPGA/CPLD
优秀论文
本帖最后由 paulhyde 于 2014-9-15 09:41 编辑 很不错的材料 , 不是原创 仅供分享 ...
245966960bai 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2834  2731  2456  588  125  58  55  50  12  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved