电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V58C2256404SHI6I

产品描述DRAM
产品类别存储    存储   
文件大小1MB,共58页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V58C2256404SHI6I概述

DRAM

V58C2256404SHI6I规格参数

参数名称属性值
Objectid113461696
包装说明,
Reach Compliance Codecompliant
Country Of OriginMainland China
ECCN代码EAR99
YTEOL2

文档预览

下载PDF文档
V58C2256(804/404/164)SH
HIGH PERFORMANCE 256 Mbit DDR SDRAM
4 BANKS X 8Mbit X 8 (804)
4 BANKS X 4Mbit X 16 (164)
4 BANKS X 16Mbit X 4 (404)
4
DDR500
Clock Cycle Time (t
CK2
)
Clock Cycle Time (t
CK2.5
)
Clock Cycle Time (t
CK3
)
System Frequency (f
CK max
)
5ns
5ns
4ns
250 MHz
5
DDR400
7.5ns
6ns
5ns
200 MHz
6
DDR333
7.5ns
6ns
6ns
166 MHz
Features
-
-
-
-
-
-
Description
The V58C2256(804/404/164)SH is a four bank DDR
DRAM organized as 4 banks x 8Mbit x 8 (804), 4 banks x
4Mbit x 16 (164), or 4 banks x 16Mbit x 4 (404). The
V58C2256(804/404/164)SH achieves high speed data
transfer rates by employing a chip architecture that
prefetches multiple bits and then synchronizes the out-
put data to a system clock.
All of the control, address, circuits are synchronized
with the positive edge of an externally supplied clock.
I/O transactions are occurring on both edges of DQS.
Operating the four memory banks in an interleaved
fashion allows random access operation to occur at a
higher rate than is possible with standard DRAMs. A
sequential and gapless data rate is possible depending
on burst length, CAS latency and speed grade of the
device.
-
-
-
-
-
-
-
-
-
-
-
-
-
High speed data transfer rates with system
frequency up to 250 MHz
Data Mask for Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 2.5, 3
Programmable Wrap Sequence: Sequential
or Interleave
Programmable Burst Length:
2, 4, 8 for Sequential Type
2, 4, 8 for Interleave Type
Automatic and Controlled Precharge Command
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 8192 cycles/64 ms
Available in 66-pin 400 mil TSOP
SSTL-2 Compatible I/Os
Double Data Rate (DDR)
Bidirectional Data Strobe (DQS) for input and output
data, active on both edges
On-Chip DLL aligns DQ and DQs transitions with CK
transitions
Differential clock inputs CK and CK
Power Supply 2.5V ± 0.2V for all products
tRAS lockout supported
Concurrent auto precharge option is supported
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
-40°C to 85°C
Package Outline
66-pin TSOP II
CK Cycle Time (ns)
-4
Power
Std.
-5
-6
Temperature
Mark
Blank
I
V58C2256(804/404/164)SH Rev.1.3 August 2011
1
www.kingofcoder.com 100MB 免費空間 + 100MB mysql 空間
www.kingofcoder.com 100MB 免費空間 + 100MB mysql 空間 大家快點來呀 JSP, PHP, oracle空間, 很快就會開通, 大家快點登記吧 http://www.kingofcoder.com匯集大量各種編程語言文章、 ......
tsytkh 嵌入式系统
探求学习嵌入式系统的最优解(续6)
学习有捷径吗?俺认为是有的,正确的道路就是捷径。 就好象是爬山,如果有导游图,那就能找到一条最正确的路线;如果没有导游图,自己瞎琢磨,东问西问,也未必能找到最佳的路线。 有时候回首 ......
呱呱 嵌入式系统
【我的电子技术入门之路】杂志改变人生
在谈论我的电子技术之前,我的感慨一下,认识如梦啊。。。。。 每一人都有自己的故事,我的故事并不精彩,但却富有太多的变数。还记得在读高三的时候,在准备填写志愿之前,本人完全是茫 ......
zhaojun_xf 工作这点儿事
求助 按照dsp builder设计初步一步步来的 怎么办那
求大神解决啊 ...
起个好名字 FPGA/CPLD
msp430简易教程
分享一点学习资料,希望对初入门的坛友有所帮助。:loveliness: 可能对于高手这不算什么,但也希望能够帮到一些需要的坛友。。{:1_107:} ...
lightxixi 微控制器 MCU
如何从MSP430F149的P2.4发连续的36个占空比为26%波
void OutputLow(unsigned int val) { TACCTL2 = OUTMOD_0; // 设置CC2输出为0 TACTL = TASSEL1+TACLR; // MCLK, 清TA TACCR0 = val; ......
74227lgf 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1802  1434  2927  919  518  37  29  59  19  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved