电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

53D152F035GE6

产品描述Aluminum Electrolytic Capacitor, Polarized, Aluminum (wet), 35V, 50% +Tol, 10% -Tol, 1500uF, Through Hole Mount, AXIAL LEADED
产品类别无源元件    电容器   
文件大小138KB,共13页
制造商Barker Microfarads (BMI)
下载文档 详细参数 全文预览

53D152F035GE6概述

Aluminum Electrolytic Capacitor, Polarized, Aluminum (wet), 35V, 50% +Tol, 10% -Tol, 1500uF, Through Hole Mount, AXIAL LEADED

53D152F035GE6规格参数

参数名称属性值
Objectid2141972744
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99
电容1500 µF
电容器类型ALUMINUM ELECTROLYTIC CAPACITOR
介电材料ALUMINUM (WET)
ESR152 mΩ
漏电流1.37477 mA
制造商序列号53D
安装特点THROUGH HOLE MOUNT
负容差10%
端子数量2
最高工作温度85 °C
最低工作温度-40 °C
封装形状TUBULAR PACKAGE
极性POLARIZED
正容差50%
额定(直流)电压(URdc)35 V
纹波电流1180 mA
表面贴装NO
端子形状WIRE

文档预览

下载PDF文档
53D
+85°C
Large Tubular Axial
Lead Aluminum
Capacitors
Features-
General Purpose
High Capacitance Ratings
Rugged Construction
Strobe Designs Available
General Specifications-
Operating Temperature:
-40 to +85°C
Voltage Range:
6.3 – 450 VDC
Capacitance Range:
15µF to 220,000µF
Capacitance Tolerance:
-10%/+50% (Std.)
Case Size Range:
0.750” X 1.125” – 1.375” X 4.125”
Termination:
Axial Leads.
Life Validation Test: 1,000hrs @ +85°C
Δ
CAP
15% From initial measurement.
Δ
ESR
1.50X Initial specified limit.
Δ
DCL
Initial specified limit.
Shelf Test: 500hrs @ +85°C
Δ
CAP
10% From initial measurement.
Δ
ESR
1.30X Initial specified limit.
Δ
DCL
2.0X Initial specified limit.
DC Leakage Current: (After 5 min. charge)
I
=
k CV
k = 6.0@+25°C; k = 36.0@+85°C
Where:
I is in µA
C is in µF
V is in Volts
Ripple Current Multipliers:
Ambient Temperature:
+65°C
≤+45°C
2.0
1.7
Frequency (Hz):
VDC
50–60
0 – 50
0.85
51 – 299
0.85
0.80
300
+75°C
1.4
300–400
1.10
1.15
1.30
+85°C
1.0
>1,000
1.15
1.20
1.40
Low Temperature Performance:
Capacitance Ratio C
-40°C
/C
+25°C
min. @ 120Hz.
Rated Voltage
Capacitance
(VDC)
Remaining
0 – 40
35%
41 – 63
45%
64 – 100
60%
101 – 350
20%
351 – 450
15%
ESR Ratio ESR
-40°C
/ESR
+25°C
min. @ 120Hz
Rated Voltage
Multiplier
(VDC)
0 – 40
60X
41 – 63
55X
64 – 100
65X
101 – 350
180X
351 – 450
190X
多种EDA工具的FPGA设计方案
多种EDA工具的FPGA设计方案 ...
zxopenljx FPGA/CPLD
一个改变AD10画的pcb文件大小,如果你压缩一下看到文件比较大想变小就可以看看
还在烦恼ad设计的文件比较大吗?这个操作就可以改变文件的大小,试着操作一下,然后保存,就知道结果了...
jlcm PCB设计
dc/dc升压 电路如何设计 给点建议
新手 刚做这个,需要一个24v输入 100输出的直流升压电路。不知道选哪款芯片经济实惠,方案简单。 麻烦大家给推荐个 谢谢...
aside 模拟电子
Proteus 6 Professional 入门教程
Proteus 6 Professional 入门教程...
ruopu 单片机
小白求助~DAC8812ICPW的接口电平是什么标准???
手册如下: 452952 ...
卡卡fantic PCB设计
sysMemTop返回地址
sysMemTop( ) - get the address of the top of VxWorks memory This routine returns a pointer to the first byte of memory not controlled or used by VxWorks. 想问一 ......
ccqingzhi 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1149  191  2656  2530  2739  35  50  43  37  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved