电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3684L15PF8

产品描述IC fifo 32768x36 15ns 128qfp
产品类别半导体    逻辑   
文件大小348KB,共36页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT72V3684L15PF8概述

IC fifo 32768x36 15ns 128qfp

文档预览

下载PDF文档
3.3 VOLT CMOS SyncBiFIFO
TM
WITH BUS-MATCHING
16,384 x 36 x 2
IDT72V3684
32,768 x 36 x 2
IDT72V3694
65,536 x 36 x 2
IDT72V36104
FEATURES
Memory storage capacity:
IDT72V3684 – 16,384 x 36 x 2
IDT72V3694 – 32,768 x 36 x 2
IDT72V36104 – 65,536 x 36 x 2
Clock frequencies up to 100 MHz (6.5ns access time)
Two independent clocked FIFOs buffering data in opposite
directions
Select IDT Standard timing (using
EFA, EFB, FFA,
and
FFB
flags
functions) or First Word Fall Through Timing (using ORA, ORB,
IRA, and IRB flag functions)
Programmable Almost-Empty and Almost-Full flags; each has five
default offsets (8, 16, 64, 256 and 1,024 )
Serial or parallel programming of partial flags
Retransmit Capability
Port B bus sizing of 36 bits (long word), 18 bits (word) and 9 bits
(byte)
Big- or Little-Endian format for word and byte bus sizes
Master Reset clears data and configures FIFO, Partial Reset
clears data but retains configuration settings
Mailbox bypass registers for each FIFO
Free-running CLKA and CLKB may be asynchronous or coincident
(simultaneous reading and writing of data on a single clock edge
is permitted)
Auto power down minimizes power dissipation
Available in space saving 128-pin Thin Quad Flatpack (TQFP)
Pin compatible to the lower density parts, IDT72V3624/72V3634/
72V3644/72V3654/72V3664/72V3674
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
MBF1
Mail 1
Register
Output Bus-
Matching
Input
Register
Output
Register
CLKA
CSA
W/RA
ENA
MBA
MRS1
PRS1
Port-A
Control
Logic
36
RAM ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
36
36
FIFO1,
Mail1
Reset
Logic
36
Write
Pointer
Read
Pointer
Status Flag
Logic
EFB/ORB
AEB
FFA/IRA
AFA
FS2
FS0/SD
FS1/SEN
A
0
-A
35
EFA/ORA
AEA
FIFO1
Programmable Flag
Offset Registers
16
FIFO2
Timing
Mode
FWFT
B
0
-B
35
Status Flag
Logic
Read
Pointer
Write
Pointer
36
FFB/IRB
AFB
36
RT1
RTM
RT2
Output
Register
Input Bus-
Matching
36
16,384 x 36
32,768 x 36
65,536 x 36
Mail 2
Register
36
Input
Register
FIFO1 and
FIFO2
Retransmit
Logic
RAM ARRAY
FIFO2,
Mail2
Reset
Logic
MRS2
PRS2
Port-B
Control
Logic
4677 drw01
MBF2
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SyncBiFIFO is a trademark of Integrated Device Technology, Inc.
CLKB
CSB
W/RB
ENB
MBB
BE
BM
SIZE
COMMERCIAL TEMPERATURE RANGE
©
2009
FEBRUARY 2009
1
DSC-4677/8
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
分享:一个分立器件的单片机供电电路
分享一个网传的分立器件的单片机供电电路,电路的原理图如下图所示: 568554 开关电路简化后的电路 在电路上电之前。开关"TEST"断开,单片机也没有通过VCC加电。此时,T1 ......
qwqwqw2088 电源技术
Fedora10 NFS启动开发板出错~ help me!please
我已经搞了好几天,还是没弄成功~ 我的nfs服务器(主机)和开发板可以ping通,ftp服务也能成功 下面是我的几个文件! cat /etc/hosts.allow portmap: 192.168.0.2 lockd: 192.168. ......
emailli 嵌入式系统
德州仪器:TMS320C6474 DSP 评估板
http://player.youku.com/player.php/sid/XMjc1Njg5NzM2/v.swf 本帖最后由 德仪DSP新天地 于 2011-6-16 13:44 编辑 ]...
德仪DSP新天地 DSP 与 ARM 处理器
元件清单出没出?见到一份清单不知道真伪!!求鉴定
本帖最后由 paulhyde 于 2014-9-15 03:46 编辑 见到一份清单,不知道真伪啊?会做飞行器? ...
wuxiaohan0330 电子竞赛
EEWORLD大学堂----远程打泡器
远程打泡器:https://training.eeworld.com.cn/course/5370远程打泡器DIY...
老白菜 单片机
其实现在的JAVA能否应用在嵌入式开发中?
能是肯定能的,手机上多的是JAVA的游戏和软件. 不过JAVA的once compile,run everywhere的基础是用一个JAVA虚拟机,在资源相对缺乏的嵌入式系统中运行这个虚拟机会不会浪费太多资源?...
zuoyuntian 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2906  796  2218  2228  243  33  47  26  3  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved