电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI53304-B-GMR

产品描述IC translator buff/level 32qfn
产品类别半导体    模拟混合信号IC   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准  
下载文档 全文预览

SI53304-B-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI53304-B-GMR - - 点击查看 点击购买

SI53304-B-GMR概述

IC translator buff/level 32qfn

文档预览

下载PDF文档
Si53304
1:6 L
OW
J
I T T E R
U
NIVERSAL
B
U F F E R
/L
EVEL
T
RANSLATOR WITH
2 : 1 I
NPUT
M
UX A N D
I
NDIVIDUAL
OE
Features
6 differential or 12 LVCMOS outputs
Ultra-low additive jitter: 45 fs rms
Wide frequency range: 1 to 725 MHz
Any-format input with pin selectable
output formats: LVPECL, Low Power
LVPECL, LVDS, CML, HCSL,
LVCMOS
2:1 mux with hot-swappable inputs
Glitchless input clock switching
Synchronous output enable
Individual output enable
Independent V
DD
and V
DDO
:
1.8/2.5/3.3 V
1.2/1.5 V LVCMOS output support
Excellent power supply noise
rejection (PSRR)
Selectable LVCMOS drive strength to
tailor jitter and EMI performance
Small size: 32-QFN (5x5 mm)
RoHS compliant, Pb-free
Industrial temperature range:
–40 to +85 °C
Applications
Ordering Information:
See page 28.
High-speed clock distribution
Ethernet switch/router
Optical Transport Network (OTN)
SONET/SDH
PCI Express Gen 1/2/3
Storage
Telecom
Industrial
Servers
Backplane clock distribution
Pin Assignments
Si53304
Description
Q1
Q1
Q2
Q2
Q3
Q3
Q4
26
OE
1
OE
2
OE
3
CLK0
CLK0
CLK1
Functional Block Diagram
VDD
VDDO
A
SFOUT
A
[1:0]
OE[2:0]
Patents pending
V
REF
Vref
Generator
Power
Supply
Filtering
CLK0
BANK A
/CLK0
VDDO
B
SFOUT
B
[1:0]
OE[5:3]
CLK1
/CLK1
CLK_SEL
Switching
Logic
BANK B
Rev. 1.0 4/14
Copyright © 2014 by Silicon Laboratories
CLK1
OE
4
The Si53304 is an ultra low jitter six output differential buffer with pin-selectable
output clock signal format and individual OE. The Si53304 features a 2:1 mux with
glitchless switching, making it ideal for redundant clocking applications. The
Si53304 utilizes Silicon Laboratories' advanced CMOS technology to fanout
clocks from 1 to 725 MHz with guaranteed low additive jitter, low skew, and low
propagation delay variability. The Si53304 features minimal cross-talk and
provides superior supply noise rejection, simplifying low jitter clock distribution in
noisy environments. Independent core and output bank supply pins provide
integrated level translation without the need for external circuitry.
Q4
25
32
31
30
29
28
27
OE
0
SFOUT
A
[1]
SFOUT
A
[0]
Q0
Q0
GND
V
DD
CLK_SEL
1
2
3
4
5
6
7
8
10
11
12
13
14
15
16
9
GND
PAD
24
23
22
21
20
19
18
17
OE
5
SFOUT
B
[1]
SFOUT
B
[0]
Q5
Q5
V
DDOB
V
DDOA
V
REF
Si53304
usb2.0高速稳定不丢数据传输10Mbyte有挑战吗?
usb2.0高速理论速度是480bps,即60Mbyte,如果要持续不断的将10Mbyte每秒的数据传输给PC机,这个有挑战吗?...
dsp_comm stm32/stm8
干簧管与霍尔效应传感器的选择与比较
本帖最后由 qwqwqw2088 于 2015-9-25 08:40 编辑 自从有了霍尔效应传感器以来,它夺得了设计师的设计想象力,一般认为固态器件比机械电子器件更为可靠。然而,当比较干簧管传感器技术与 ......
qwqwqw2088 模拟与混合信号
XPower的使用
用的时候出现:PowerEstimator:127-Power estimate is considered inaccurate.To seePower:1337-Clock frequency for clock net "clk_200m_dac" is zero.Power:1338-Clock frequency for one or ......
eeleader FPGA/CPLD
谢谢斑竹!再向斑竹请教(6)
谢谢斑竹。再向斑竹请教,麻烦斑竹了。同轴电缆的连接头可以换,但不是所有型号都可以换。那么同轴线呢?我以前说的那些微波器件之间的连接用什么样的连接线(同轴电缆同轴线以外)好呢?连接线 ......
xujia525 无线连接
博创2410UP TECH 2410 bootloader烧写
最近在学WINCE 5.0 我在使用博创2410UP TECH 2410试验箱时用随机光盘里面的BOOTLOADER 文件烧写引导文件 添加硬件后 输入命令行,sjf2410/f:2410loader.bin 然后选择K9S1208 PROG ......
lovelsc 嵌入式系统
菜鸟提问:关于触摸屏驱动加载的问题
本人在研华的PCM3350上移植WinCE4.2,目前触摸屏驱动一直加不上 具体情况如下:触摸屏光盘上提供了两个dll:TOUCHP.DLL USBPort.dll 我先修改了project.bib文件在MODULES里加入 TOUCHP. ......
toff 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 902  1462  805  2639  2757  33  20  12  36  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved