电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T3319S166BF8

产品描述IC sram 4.5mbit 166mhz 208cabga
产品类别存储   
文件大小304KB,共27页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

70T3319S166BF8在线购买

供应商 器件名称 价格 最低购买 库存  
70T3319S166BF8 - - 点击查看 点击购买

70T3319S166BF8概述

IC sram 4.5mbit 166mhz 208cabga

文档预览

下载PDF文档
HIGH-SPEED 2.5V
512/256/128K X 18
IDT70T3339/19/99S
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.4 (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz)(max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Interrupt and Collision Detection Flags
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
– Data input, address, byte enable and control registers
– 1.5ns setup to clock and 0.5ns hold on all control, data,
and address inputs @ 200MHz
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output Mode
2.5V (±100mV) power supply for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 256-pin Ball Grid Array (BGA) and 208-pin fine
pitch Ball Grid Array (fpBGA)
Supports JTAG features compliant with IEEE 1149.1
Green parts available, see ordering information
Functional Block Diagram
UB
L
LB
L
UB
R
LB
R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
CE
0L
CE
1L
1
0
1/0
B B
WW
0 1
L L
B B
WW
1 0
R R
1
0
1/0
R/W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
1b 0b 1a 0a
FT/PIPE
L
0/1
0a 1a 0b
1b
,
0/1
FT/PIPE
R
ab
512/256/128K x 18
MEMORY
ARRAY
ba
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
CLK
L
A
18L
(1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
A
18R (1)
CLK
R
,
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1L
R/
W
L
INTERRUPT
COLLISION
DETECTION
LOGIC
CE
0 R
CE1R
R/
W
R
JTAG
TDO
COL
L
INT
L
ZZ
L
(2)
COL
R
INT
R
ZZ
CONTROL
LOGIC
ZZ
R
(2)
5652 drw 01
NOTES:
1. Address A
18
is a NC for the IDT70T3319. Also, Addresses A
18
and A
17
are NC's for the IDT70T3399.
2. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. All static inputs, i.e., PL/FTx and
OPTx and the sleep mode pins themselves (ZZx) are not affected during sleep mode.
APRIL 2010
DSC-5652/7
1
©2010 Integrated Device Technology, Inc.
PIC IIC接口程序
PIC IIC接口程序...
lorant Microchip MCU
CY7B933网络接口电路图
CY7B933网络接口电路图 10903...
klanlan 工业自动化与控制
PCB源文件:LIS25BA骨振动传感器的适配板,感谢ST工程师~
发帖恰逢感恩节,又一枚干货来了,特别感谢ST工程师的分享。 下载PCB源文件:447097 更多相关介绍和资料:戳这里 ...
nmg MEMS传感器
圆形台球桌
4926949270今天这里介绍的是一款圆形台球桌:或者我们可以把这款产品称之为圆桌上的桌球,要是用来比赛只用,应该不太适合。但是用来两个人打桌球娱乐,我相信这样的台球桌一定要比普通的要有乐 ......
xyh_521 创意市集
DE!_SoC开发板控制ADC
有没有把DE1—SoC的F版开发板上的ADC和SoC结合起来的,有的话,求指导,有丰厚报酬。 ...
xiyanghong FPGA/CPLD
浅谈手机自动关机
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 手机自动关机是维修人员经常碰到的故障,不同的机型导致自动关机的原因也不同。自动关机的原因主要有以下九种。 一、电源集成块虚焊导致自 ......
lorant 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 755  2053  125  2879  1722  59  51  10  18  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved