电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V639S10BF8

产品描述IC sram 2.25mbit 10ns 208cabga
产品类别存储   
文件大小185KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

70V639S10BF8在线购买

供应商 器件名称 价格 最低购买 库存  
70V639S10BF8 - - 点击查看 点击购买

70V639S10BF8概述

IC sram 2.25mbit 10ns 208cabga

文档预览

下载PDF文档
HIGH-SPEED 3.3V
128K x 18 ASYNCHRONOUS
DUAL-PORT STATIC RAM
Features
IDT70V639S
Functional Block Diagram
UB
L
LB
L
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V639 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 128-pin Thin Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
UB
R
LB
R
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0 L
CE
1 L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
128K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
16L
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R
A
0R
OE
L
CE
0L
CE
1L
R/W
L
BUSY
L
SEM
L
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0 R
CE
1 R
R/W
R
BUSY
R
M/S
SEM
R
INT
R
TDI
TDO
JTAG
TMS
TCK
TRST
5621 drw 01
NOTES:
1.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
2.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
JANUARY 2009
DSC-5621/6
1
©2009 Integrated Device Technology, Inc.
使用PB创建ATM平台
要使用PB创建ATM平台,我自己是刚接触PB,不知道该添加哪些组件; 哪位大虾指点一下哈? 谢谢!!!...
xumeng19821029 嵌入式系统
PT100三线制桥式接法,怎么计算PT100的电阻值呢?
PT100的测温电路如下: 137264 我现在有几个问题,麻烦各位高手解答。 1、这个电路要怎么比较准确的计算PT100的电阻值呢? 2、我用这个电路测量了一下,PT100_1的测量结果还算正常,为什 ......
孤独求败 测试/测量
求助 谁有好的 Flash作的讲模拟电路的网站呀
(不是模拟电子基础理论)我无意中发现一个Flash的带语音讲解 有人知道吗...
aaaa4444 模拟电子
Embest SoC board板子
本帖最后由 烟波钓徒 于 2015-1-11 00:04 编辑 Embest SoC board 板子已到,可以看下。 ...
烟波钓徒 FPGA/CPLD
问个问题 银行叫号机的控制核心是什么?
请问,银行叫号机的控制核心是什么? 操作系统是什么? 借地方求教一下...
jincheng702 嵌入式系统
信息家电之花草浇灌系统设计
此题目是毕业设计的题目,网上这方面的材料很少,找了很久也没有什么有价值的 东西,老师也没给什么材料.要求是根据土壤湿度能实现自动浇水,能实现远程的控制对 花进行浇水,要求不只是论文还要做 ......
guanxb 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 386  933  2516  2122  2830  8  57  24  40  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved