电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCB16.384/12.352

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GATCB16.384/12.352概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCB16.384/12.352规格参数

参数名称属性值
Objectid106654886
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
嵌入式学习推荐书籍
Linux基础 1、《Linux与Unix Shell 编程指南》 【 51CTO推荐在线观看:《Linux标准教程》 】 C语言基础 1、《C Primer Plus,5th Edition》【美】Stephen Prata着 2、《The C Pr ......
ftshlong 嵌入式系统
STM32L053 CUBEMX生成代码问题
昨天用最新的CUBEMX 4.10和STM32CubeL0 Firmware Package V1.1.2生成了STM32L053 IO口点灯的简单程序: 213380 但keil工程编译失败,报了一堆错: 213381 看提示是内核文件缺失,而include ......
yinyue01 stm32/stm8
vs 2005 WinCE 仿真环境建立问题
我安装了WinCE 4.2 EVC,ActiveSync 在这个环境下,是可以进行WinCE仿真调试的。 程序是EVC自己传到仿真环境里的 后来又安装了VS 2005,在VS 2005中,建立了WinCE简单的演示程序, ......
eeworld000 嵌入式系统
几篇关于同步整流的文章
目前电源的同步整流技术已经非常成熟,在很多量产的产品中已经有正激、反激、半桥等多种电路结构使用该技术,以进一步降低功耗,提升产品性能及品质。下面是一些关于此技术的一些资料,希望能对 ......
zbz0529 测试/测量
关于FPGA的数字信号处理
本人在学习FPGA的数字信号处理 ,想找些相关的资料,比如,复数乘法器的实现、蝶形运算单元的实现、数据存储单元RAM的实现、旋转因子ROM的实现、控制单元的设计等。还有怎么设计FFT、FIR、IIR, ......
白丁 FPGA/CPLD
解决STM8代码空间不足的几个办法
开发环境用的是IAR 1. 提高优化级别 工程选项-》C/C++ compiler->optimizations 2. 如果使用了ST的驱动库,找到USE_FULL_ASSERT,屏蔽掉,大约节省1.5K的代码空间 3.简化代码,这个只能对 ......
gglong77 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 8  366  2547  882  2535  1  8  52  18  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved