电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CHP1005200PPM1.2M5%GE4

产品描述Fixed Resistor, Metal Glaze/thick Film, 0.25W, 1200000ohm, 150V, 5% +/-Tol, -200,200ppm/Cel, 1005,
产品类别无源元件    电阻器   
文件大小152KB,共9页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

CHP1005200PPM1.2M5%GE4概述

Fixed Resistor, Metal Glaze/thick Film, 0.25W, 1200000ohm, 150V, 5% +/-Tol, -200,200ppm/Cel, 1005,

CHP1005200PPM1.2M5%GE4规格参数

参数名称属性值
是否Rohs认证符合
Objectid964425739
Reach Compliance Codecompliant
Country Of OriginFrance
ECCN代码EAR99
YTEOL6.88
构造Chip
JESD-609代码e4
端子数量2
最高工作温度155 °C
最低工作温度-55 °C
封装高度0.5 mm
封装长度2.54 mm
封装形式SMT
封装宽度1.27 mm
包装方法Waffle Pack
额定功率耗散 (P)0.25 W
参考标准MIL-R-55342D
电阻1200000 Ω
电阻器类型FIXED RESISTOR
系列CHP HYBRID
尺寸代码1005
技术METAL GLAZE/THICK FILM
温度系数200 ppm/°C
端子面层Gold (Au) - with Nickel (Ni) barrier
容差5%
工作电压150 V

文档预览

下载PDF文档
CHP, HCHP
Vishay Sfernice
High Stability Resistor Chips (< 0.25 % at Pn at 70 °C during 1000 h)
Thick Film Technology
FEATURES
Vishay Sfernice thick film resistor chips are specially
designed to meet very stringent specifications in terms
of reliability, stability < 0.25 % at Pn at + 70 °C during
1000 h, homogeneity, reproducibility and quality.
They conform
MIL-R-55342 D.
to
specifications
NFC
83-240
and
Robust terminations
Large ohmic value range 0.1
Ω
to 100 MΩ
Tight tolerance to 0.5 %
CHP: Standard passivated version for
industrial, professional and military applications
HCHP: For high frequency applications
ESCC approved see CHPHR
SMD wraparound chip resistor
Halogen-free according to IEC 61249-2-21 definition
Compliant to RoHS directive 2002/95/0EC
Sputtered Thin Film terminations, with nickel barrier, are very
convenient for high operating conditions. They can withstand
thousands of very severe thermal shocks.
B (W/A), N (W/A) and F (one face) types are for solder reflow
assembly.
G (W/A) and W (one face) types are for wire bonding, gluing
and even high temperature solder reflow.
Evaluated to ESCC 4001/026 (see CHPHR datasheet).
DIMENSIONS
in millimeters (inches)
A
D
D
C
D
A
D
C
E
E
B
A
B
VALUE
TOL.
VALUE
TOL.
1.27
0.152
0.60
0502
0.127 (0.005)
(0.050)
(0.006)
(0.024)
1.27
0.152
1.27
0.127 (0.005)
0505
(0.050)
(0.006)
(0.050)
1.52
0.152
0.85
0603
0.127 (0.005)
(0.060)
(0.006)
(0.033)
0705/
1.91
0.152
1.27
0.127 (0.005)
0805
(0.075)
(0.006)
(0.050)
2.54
0.152
1.27
0.127 (0.005)
1005
(0.100)
(0.006)
(0.050)
3.05
0.152
1.60
1206
0.127 (0.005)
(0.120)
(0.006)
(0.063)
3.81
0.152
1505
1.32 (0.052)
0.127 (0.005)
(0.150)
(0.006)
5.08
0.152
2.54 (0.100)
0.127 (0.005)
2010
(0.200)
(0.006)
2.54
0.152
5.08 (0.200)
0.127 (0.005)
1020
(0.100)
(0.006)
5.58
0.152
2208
1.91 (0.075)
0.127 (0.005)
(0.220)
(0.006)
6.35
0.152
3.06 (0.120)
0.127 (0.005)
2512
(0.250)
(0.006)
2.54
0.152
2.54 (0.100)
0.127 (0.005)
1010
(0.100)
(0.006)
* Pb containing terminations are not RoHS compliant, exemptions may apply
CASE
SIZE
www.vishay.com
54
C
VALUE
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5 (0.020)
0.5 (0.020)
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
VALUE
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
D/E
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
For technical questions, contact:
sfer@vishay.com
Document Number: 52023
Revision: 25-Aug-09
【紧急求助】 xilinx cordic ip 核 仿真时遇到的问题
我用cordic 核实现开方功能,但是用modelsim 仿真的时候输出一直是蓝线,提示很多很多warning # Loading work.sqare_test_tb # Loading work.square_test # Loading work.square # Loadi ......
cz4811674 FPGA/CPLD
一个菜鸟问题,关于CONFIG.BIB的
IF IMGFLASH ! IF BSP_EP931X_COPY_FLASH_TO_RAM ! ;********************************************************************** ; ; Boot from RAM ; ;********************************* ......
liu666 嵌入式系统
关于nios ii 的学习
刚开始学习nios ii 发现不知从哪里入手,关键是nios ii 的c语言编程,网上虽然有很多教程但讲nios ii c语言编程的不多, 很多例程上的 语句都不懂,又找不到资料,大家说说怎么开始。...
陈停龙 FPGA/CPLD
Altera参考设计-10Gbps Ethernet Hardware Demonstration Reference Design
The reference designs demonstrate wire-speed operation of the Altera® 10-Gbps Ethernet (10GbE) reference design component described in AN516:10-Gbps Ethernet Reference Design; ......
xiaoxin1 FPGA/CPLD
显卡散热解决方案
关于电子产品散热设计 在较大空间电子设备中的散热设计已有很多成熟的设计方案,这里不做阐述。随着微电子技术的飞速发展,芯片的尺寸越来越小,同时运算速度越来越快,发热量也就越来越大, ......
深圳市圳之星 DIY/开源硬件专区
TI CC6678数字信号处理器 (DSP) 的50种用法
来自deyisupport 与DSP的其中一位发明者,Gene Frantz一样,对我来说,了解客户如何将我们的处理器应用到实际环境中是再开心不过的一件事情了。然而,我发现基于KeyStone™ 的TMS320C6678 ......
maylove DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2583  218  635  1311  1917  53  5  13  27  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved