电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB1247M00DGR

产品描述LVDS Output Clock Oscillator, 1247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB1247M00DGR概述

LVDS Output Clock Oscillator, 1247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB1247M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1247 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学习CLA的笔记,
这是个笔记,也算是个翻译,没有校对。 78628...
dontium 微控制器 MCU
2020全国研讨会收官,这些STM32干货值得细品!
STM32一年一度的庆生派对 —— 2020 STM32全国巡回研讨会完美收官,疫情和口罩并未阻隔蝶粉们的热情,反而令今年的聚会气氛空前高涨。 点击查看>> 2020 STM32全国巡回研讨 ......
EEWORLD社区 ST传感器与低功耗无线技术论坛
EEWORLD吉尼斯开版三把火之第一把火---寻找EEWORLD的吉尼斯纪录
EEWORLD吉尼斯开版三把火之第一把火---寻找EEWORLD的吉尼斯纪录 新年新气象,新版块也得有比较劲爆的活动才能吸引大家的眼球,我来烧这第一把火: 寻找EEWORLD的吉尼斯纪录 活动内容: ......
tiankai001 聊聊、笑笑、闹闹
请问目前 SDI YPBPR S-Video等接口芯片有哪些?
如题。。...
lijiamin11 嵌入式系统
关于CC2530的发射功率
我最近在开发一款CC2530的产品。遇到了一些问题,我想请大家帮我分析下原因。 PCB板我做了两种版本,一版是焊盘是喷锡,另一版是沉金。两种版本采用同一份gerber文件生产。贴的元器件也是一样 ......
fjqzzhangzhibin 无线连接
28335控制板之间传递控制信号
请问28335控制板之间是怎么传递控制信号的? ...
lzx_18570633112 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 204  81  542  562  1128  45  4  8  39  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved