电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

BN104G0334JK7

产品描述CAPACITOR, METALLIZED FILM, POLYESTER, 250V, 0.33uF, THROUGH HOLE MOUNT, RADIAL LEADED
产品类别无源元件    电容器   
文件大小92KB,共6页
制造商AVX
标准
下载文档 详细参数 全文预览

BN104G0334JK7概述

CAPACITOR, METALLIZED FILM, POLYESTER, 250V, 0.33uF, THROUGH HOLE MOUNT, RADIAL LEADED

BN104G0334JK7规格参数

参数名称属性值
是否Rohs认证符合
Objectid1944138789
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.33 µF
电容器类型FILM CAPACITOR
介电材料POLYESTER
JESD-609代码e3
安装特点THROUGH HOLE MOUNT
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK
正容差5%
额定(AC)电压(URac)115 V
额定(直流)电压(URdc)250 V
表面贴装NO
端子面层Matte Tin (Sn)
端子形状WIRE

文档预览

下载PDF文档
BN 07/10/15/22/27
CPM-85 – 7.5/10/15/22.5/27.5 (BT/BG/BO)
APPLICATIONS
• Commodity Product:
• Decoupling with AC or pulse components
• High current uses (TV deflection coils)
• Capacitive dividers
• Energy saving lamps, etc.
TECHNOLOGY
• Dielectric: Polyester film
• Stacked-film for pitch 7.5, 10 & 15mm (63Vdc...400Vdc)
Wound capacitor for pitch 7.5 & 10 & 15mm (630Vdc/1000Vdc)
for pitch 22.5 & 27.5mm (63Vdc/1000Vdc)
• Leads: Radial tinned copper wire
• Protection: Plastic case (UL94: V-O) / Polyurethane resin
• Marking: Logo
Type
Nominal Capacitance
Tolerance (EIA)
DC Nominal Voltage
Example:
T BN 47n J 400
• Delivery Mode: Bulk
Taped (reel)
Schematic Cross Section
Schoop
Metallized Film
PERFORMANCE CHARACTERISTICS
Climatic Category:
Capacitance Range:
Tolerances on C
R
:
Nominal Voltages:
Category Voltage:
Test Voltage:
Total Self Inductance (L):
Pitch (mm)
L (nH)
7.5
8
10
9
STANDARDIZATION
Generic specifications:
CEI 384-1/CECC 30000/UTE 83100
Sectional specifications:
CEI 384-2/CECC 30400/UTE 83151
55/125/56 Performance Class 2
C
R
1 nF to 22 µF (E6)
±5%, ±10%, ±20% (other values on request)
V
R
63/100/250/400/630/1000 V
V
R
~
40/63/115/200/220/450 V
V
c
= Un at 100°C & 0.5 Un at 125°C
V
e
= 1.6 Undc/2 s at 20°C
For lead length = 2mm
15
10
22.5
18
27.5
18
Tangent of Loss Angle at 1 kHz: D.F.
100.10
-4
for C >0.1µF
80.10
-4
for C
≤0.1µF
Insulation Resistance:
IR
3.75 G for C
≤0.33µF
IR (M ) * C(µF)
1250 s for C >0.33µF
measures at 10V for Un=63Vdc and 100V for others
dv/dt: (V/µsec)
V
R
-
63
100
250
400
630
(dv/dt)
R
max pitch: 7.5mm
(dv/dt)
R
max pitch: 10mm
(dv/dt)
R
max pitch: 15mm
(dv/dt)
R
max pitch: 22.5mm
(dv/dt)
R
max pitch: 27.5mm
60
30
23
8
5
75
40
27
9
5
120
50
34
14
6
300
110
79
25
8
440
112
102
25
15
1000
800
400
380
340
Thermal Resistance:
Pitch (mm)
Case
Rth (stacked)
Rth (wound)
1
201
201
7.5mm
2
C
147
147
R
th
hot spot/ambient (°C/W)
D
117
117
10mm
E0
4
5
140 124 90
140 124 90
15mm
6
9
10
88
61
82
123 86
75
22.5mm
11
12
13
64
53
48
16
42
P0
40
27.5mm
18
19
33
30
26
27
R68
23
16
用Altera的MAX2系列CPLDEPM570的同志们进来看看,小答一下就发分啦!
弄个东西,用到Altera的MAX2系列CPLD EPM570,画电路图的时候发现一个问题,在Altera的元器件库里调出来的元件把电源和地的引脚都省略了,去查EPM570的pdf也没有详细的引脚说明。比如,引脚9,1 ......
gdgaodeyong 嵌入式系统
利用光纤收发器实现长距离组网
在以前的工程施工中使用了大量光纤收发器进行组网,祥子对于这一类设备还是比较了解的,因此结合这次组网(也有以前组网)的经验,向大家介绍一下光纤收发器在网络组建过程中的使用。 ......
songbo 无线连接
MCU REFO管脚稳定时间是啥意思?和接入电容有何关联
MCU REFO管脚稳定时间是啥意思?和接入电容有何关联 ...
QWE4562009 综合技术交流
【工程源码】NIOS II 自定义IP核的静态地址对齐和动态地址对齐
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 如果使用静态地址对齐(每个寄存器在Avalon总线上占4个字节的地址) 设置I ......
小梅哥 FPGA/CPLD
嵌入式系统中FFT算法研究(全国电子设计大赛一等奖作者总结)
本帖最后由 paulhyde 于 2014-9-15 09:53 编辑 此文章乃作者在获得全国电子设计大赛一等奖之后的总结 这里用到的是浮点计算 作 者:华东交通大学 肖宛昂 北京航天指挥控制中心 张向荣 ......
xiangzi 电子竞赛
51的NRF24L01汇编程序
本帖最后由 paulhyde 于 2014-9-15 09:01 编辑 不知道为什么硬件上不可以 大家参考一下好了 ...
nandehutu586 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 323  1362  1115  2038  2588  7  28  23  42  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved