电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB229M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 229MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UB229M000DGR概述

CMOS/TTL Output Clock Oscillator, 229MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB229M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率229 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
USB驱动的问题.请教大家
我想做一个USB的驱动,现在有的是厂家提供的source并能够用WINDDK编译出来*.sys文件,也有厂家提供的inf文件, 请问: 1.如何作出一个USB驱动的安装文件(.exe的那种),用InstallShield的么?? ......
hami 嵌入式系统
请教CAN总线,关于帧间隔
本人用p87c591自带的can控制器,进行can通讯,实现每个帧的时间间隔,想请教can总线没收完一帧数据有没有什么标志位产生。实现10us级精度的测量,有没有同志提供一下思路……,谢谢...
leosky568 51单片机
CCS6.0单步执行时不按正确顺序执行是怎么回事?
如题,谢了!...
chenligen DSP 与 ARM 处理器
MSP430波特率问题
F1611的片子,晶振8M,uart最大波特率怎么只能到800k,我想提高到1M,过了800K就只收到很有规律的乱码,比如我上位机(f1611)发01,下位机(f1611)受到的就是80,上位机发02,下位机就收到40,感 ......
ssgg2003 微控制器 MCU
阿牛哥参加ADI两款MEMS 新产品发布会
12月1日下午阿牛哥去北京市朝阳区世贸天阶时尚大厦时尚廊参加ADI两款MEMS 新产品发布会。这是最新推出两款具有战术级性能的iSensor-MEMS产品,ADI-ADIS16136与ADI-ADIS16488。具有战术级性能的 ......
jameswangsynnex 机器人开发
RM46L850供电问题
RM46L850有专用的TI供电芯片吗?由于目前项目需要做SIL3认证,有没有相关的RM46系列电源芯片推荐,谢谢。 ...
bulaibuqu 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1159  171  1529  2331  2219  46  37  14  40  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved