电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

HGA49HRYS

产品描述Card Edge Connector, 49 Contact(s), 1/2 LOADED Row(s), Straight, 0.125 inch Pitch, Wire Wrap Terminal, Hole .125-.137, Blue Insulator, Receptacle
产品类别连接器    连接器   
文件大小433KB,共3页
制造商Sullins Connector Solutions
标准  
下载文档 详细参数 全文预览

HGA49HRYS概述

Card Edge Connector, 49 Contact(s), 1/2 LOADED Row(s), Straight, 0.125 inch Pitch, Wire Wrap Terminal, Hole .125-.137, Blue Insulator, Receptacle

HGA49HRYS规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1225729826
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性NONE
板上安装选件MOUNTING FLANGE
主体宽度0.37 inch
主体深度0.406 inch
主体长度6.95 inch
主体/外壳类型RECEPTACLE
连接器类型CARD EDGE CONNECTOR
联系完成配合NOT SPECIFIED
联系完成终止Gold (Au) - with Nickel (Ni) barrier
触点材料BERYLLIUM COPPER
触点模式RECTANGULAR
触点电阻10 mΩ
触点样式BELLOWED TYPE
介电耐压800VDC V
最大插入力4.448 N
绝缘电阻5000000000 Ω
绝缘体颜色BLUE
绝缘体材料POLYESTER
JESD-609代码e4
插接触点节距0.125 inch
匹配触点行间距0.14 inch
安装选项1HOLE .125-.137
安装选项2HORIZONTAL DRILL
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数1,(1/2 LD)
装载的行数1/2 LOADED
最高工作温度135 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
电镀厚度10u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性COMMERCIAL
端子长度0.44 inch
端子节距3.175 mm
端接类型WIRE WRAP
触点总数49
撤离力-最小值.278 N
分享资深硬件工程师用cadence仿真DDR3 SDRAM视频------- 信号完整性之ddr3时序分析
学信号完整性仿真的实操视频,先分享第一个视频,DDR3 SDRAM的原理和时序介绍,很详细。[hide]attach://487663.rar attach://487664.rar[/hide]...
CCBSKY PCB设计
zigbee的main函数结构问题
请问各位大神,下列代码为什么要先关闭中断,最后又要开启中断,急求,初学zigbee,望解释稍微详细些,非常感谢!int main( void ){osal_int_disable( INTS_ALL ); //关闭所有中断HAL_BOARD_INIT(); //初始化系统时钟zmain_vdd_check(); //检查芯片电压是否正常InitBoard( OB_COLD ); //初始化 I/O...
王德超 RF/无线
在verilog里二进制小数怎样表示?
例如:input [4:0] a;//中的a怎样赋值为小数呢? 假如在时序仿真时想赋值a为0.237怎么办?时序仿真时用fractional也不行啊。 多谢了!!!...
543680484 FPGA/CPLD
慕尼黑上海电子展第一日印象记
[i=s] 本帖最后由 RichCastle 于 2014-3-19 23:18 编辑 [/i]:loveliness:2014年3月18日至20日,慕尼黑上海电子展如期在上海新国际博览中心举行。小编我很有幸的参加了。因为时间的关系,现在先跟大家分享一下小编我第一天在展会上参观的几个展台的情况。18号上海的天气还是非常的热的,电子展是在9点钟开馆,但是小编八点多去的时候,展厅外面已经排起了长龙,都...
RichCastle 聊聊、笑笑、闹闹
芯片 CH551 求写 简单程序
[i=s] 本帖最后由 高手们带带我 于 2020-1-4 18:48 编辑 [/i]CH551 需要一个程序 ,写入 芯片里多少悬赏 金额 多少请明确告知多少价格 费用 加好友 谢谢...
高手们带带我 单片机
请问DC综合的乘法器是什么类型的?有必要再用verilog专门写一个乘法器吗?
大家好:请问DC对于“*”综合出来的乘法器是什么类型的?有必要再用verilog专门写一个乘法器吗?现在我的工作时钟为20m左右,数据位数为32位的,需要乘法器在一个时钟内完成计算。...
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 236  366  1417  1432  1470 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved