电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC359M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 359MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC359M000DGR概述

CMOS/TTL Output Clock Oscillator, 359MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC359M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率359 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
8位单片机中大整型数如果要频繁做除法和取模运算应该怎样提高执行速度?
8位单片机中大整型数如果要频繁做除法和取模运算应该怎样提高执行速度? 主要是解决数据的显示问题,比如有个超过7位的数据在不断的更新,数码管也要不停的更新显示,这其中的转换会非常耗时 ......
tsnana 嵌入式系统
请各位高手帮帮忙
看帖的各位高手好,小弟想请问下,用ARM作图像处理的话,1024*768的画面,主要是边缘检测,检测精度为0.5mm,ARM芯片应该用什么样的最合适宜,谢谢啦!!...
yuehongxing ARM技术
PIC和AVR如何选择?毕业生工作如何找?
问这个问题显得我比较懒哦::L 51会了!MSP430之前参加比赛时也学的差不多了!可是由于电脑并口好像坏了就没有继续玩!想学习下AVR或者PIC,但又不知道如何选择!性能相近的AVR和PIC哪个单片机 ......
anghost Microchip MCU
关于晶振选型
需要测量一个20MHz晶振,要求精度1ppm,应该选多么大的测量时钟啊?怎么才能保证和测量精度啊。 ...
leosky568 FPGA/CPLD
用户驱动无法加入操作系统
本人应用PB编写了一个简单的与硬件无关的流接口驱动程序,程序编译无错误。通过更改dirs文件和该驱动的FileView中的platformbib和platform.reg文件,实现驱动在系统启动时自动加载。编译无错误 ......
sofy231 嵌入式系统
怎么实现模拟信号的无线传输
怎么实现模拟信号的无线传输 ...
小贾无敌 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 29  929  676  1452  32  44  58  12  33  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved