电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA696M000DG

产品描述LVPECL Output Clock Oscillator, 696MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA696M000DG概述

LVPECL Output Clock Oscillator, 696MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA696M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率696 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
蓝牙4.0协议栈按键流程分析笔记
之前在蓝牙技术群看到好多网友不知道按键流程到底是什么情况,平时也没时间,在群里也一两句说不明白,也就说了下可以去看下zigbee按键流程过程,其实都是相通的,现在特意发帖分享下,希望能起 ......
wateras1 无线连接
RF 和微波工程师带来模块化的构建块介绍
Qorvo 与 X-Microwave 携手,带来模块化的构建块。 据说, 每个模块均经过精心设计,可在完整的信号链中单独使用;当与匹配的偏置或控制模块配对时,便可即刻使用有源组件。 每个 ......
alan000345 无线连接
测评汇总:米尔MYD-YA15XC-T免费试用评测
活动详情:【米尔MYD-YA15XC-T免费试用评测】更新至 2021-12-15测评报告汇总:@dql2016【米尔MYD-YA15XC-T评测】+ epoll串口通信【米尔MYD-YA15XC-T评测】+ 使用STM32CubeProgrammer软件更新系 ......
EEWORLD社区 测评中心专版
十二相整流变压器的结构是什么
谁能告诉我十二相整流变压器的结构是什么?...
chaochao 电源技术
鑫海宝贝紧急求救(悬赏100金币)
【DSP应用系统设计】 (赵勇,甘泉 著) 【TMS320C54XX DSP实用技术】第2版 (汪安民 陈明欣 朱明 著) 【TMS320C54X DSP 结构、原理及应用】第2版 (戴明桢 周建江 著) 各位大哥谁有这三 ......
鑫海宝贝 综合技术交流
串口几个问题 急!!!
RS422的几个引脚分别做什么用的,R+ R-什么区别,如果连接两个RS422,引脚怎么对接?R+连T+,R-连R+吗?RS232是全双工还是半双工? 呵呵,问题挺多的,内行人士多多指教,回答多多益善啊!!...
ambition 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2192  2696  1108  2706  844  45  55  23  17  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved