电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCA13.000/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACCA13.000/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCA13.000/20.6208规格参数

参数名称属性值
Objectid106659381
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
stm8 eeprom 怎么预置数据呢?
stm8 eeprom 怎么预置数据呢?也就是烧写的时候,同时,把默认数据写进去...
dwdsp stm32/stm8
中兴微电子研究所总工写的经典SOC设计教程
与大家共享中兴微电子研究所总工写的经典SOC设计教程:) 。...
xujian2000 模拟电子
TVP5150中的AVID start和end设置,还有VBLK的start和end设置
请教高手,TVP5150中的AVID start和end设置,还有VBLK的start和end设置,我看手册看了半天,还是搞不清楚,他们设置的数据是什么意思 AVIDstart的10位数,含义? 我从0改到最大,也不是个办法 ......
jokeboy999 FPGA/CPLD
有奖直播:nanoPower技术:延长电池寿命,提升传感器性能 直播资料合集
直播资料合集 nanoPower技术:延长电池寿命,提升传感器性能 直播回放: >>点击观看 直播文档: >>点击下载 直播问答: 1、 美信的nanoP ......
EEWORLD社区 综合技术交流
51系列单片机c语言编程手册
这是一本关于 Intel 80C51 以及广大的 51 系列单片机的书 310414 310414 ...
cute1996 电子竞赛
有谁用过NEC的单片机?
有谁用过NEC的单片机?NEC的单片机性能怎么样?...
popcoffee 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 893  2483  1633  460  2773  18  50  33  10  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved