电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACGA13.000/15.360

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACGA13.000/15.360概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACGA13.000/15.360规格参数

参数名称属性值
Objectid106668912
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
ubuntu下修改内核发生“ncurses libraries“错误(解决方法)
BSEC@bsec-server:~/kernel/Kernel$ make menuconfig HOSTCC scripts/basic/fixdep HOSTCC scripts/basic/docproc HOSTCC scripts/basic/hash HOSTCC scripts/kconfig/conf.oscripts/kconfig/co ......
bjwang Linux开发
如何用LM3S测正弦波频率
如题,测方波的做过,但测正弦波的不知道怎样测,望各位给我提示一下...
51新手 微控制器 MCU
芯片使用
本帖最后由 paulhyde 于 2014-9-15 03:02 编辑 请问在电赛里如果我做自动增益控制放大器,我可不可以使用AD603?还是使用其他的芯片?:) ...
飞舞的泡泡 电子竞赛
WinCE5.0 与 Access
在WinCE5.0下,我用.net2005开发程序 怎么连接Access(WinCE5.0下为PockAccess) 用ADO.NET连接SQL CE没问题,但现在需要直接连接Access,不知道有什么好办法 网上找到用IntheHand,但像在CE5. ......
tongchgen 嵌入式系统
学习嵌入式Linux-选择JX2440开发板
我现在是一名研究生了,在公司里面实习(大家都懂得,学生嘛,就是公司里面的廉价劳动力,做了事情然后给点报酬,还像是给了你多大恩惠一样),不想三年就这样耗费下去,所以决定学点什么 ......
liusukai ARM技术
EEWORLD大学堂----Altera采用Intel的14nm三栅极技术开发下一代高性能FPGA
Altera采用Intel的14nm三栅极技术开发下一代高性能FPGA:https://training.eeworld.com.cn/course/2111Altera的下一代产品包括基于Intel 14 nm三栅极工艺技术的器件系列,并采用了TSMC的20 nm芯 ......
chenyy FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1180  2367  1817  2581  1293  24  48  37  52  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved