电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACFB13.000/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050GACFB13.000/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACFB13.000/24.576规格参数

参数名称属性值
Objectid106668127
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
求AD10的元件封装库
求AD10的元件封装库 需要用到EMMC 芯片的 FBGA-153 和FBGA-169 还有TF卡PCB封装库 (非卡槽,microSD卡) 谢谢 ...
obs6 PCB设计
TMS320C2X/C5X应用程序寄存器规则
寄存器规则 与浮点C编译器一样,在定点c编译器中也定义了严格的寄存器使用规则。这些规则对于编写汇编语言与C语言的接口非常重要。如果编写的汇编程序不符合寄存器使用规则,则C环境将 ......
Aguilera DSP 与 ARM 处理器
手机短信摘抄!
1、老王为了不让人在屋后随地大小便,就在墙上写上:牲口在此大小便。次日见农民牵着牛马在墙边排队,还说:城里人真讲究,牲口撒尿都定点。 2、同学会素描:心眼多的钻被窝,心眼少的穷唠嗑, ......
忙忙草 聊聊、笑笑、闹闹
VIC设置实例:
VIC设置实例:VICIntSelect = 0x00000000;//所有中断都是IRQVICVectCntl0 = 0x20 | 15;//EINT1为向量中断,使用Slot0VICVectAddr0 = (uint32)EINT1_Exception;//EINT1中断地址VICDefVectAddr = ( ......
yylove ARM技术
AT91SAM7X256开发板移植ucos-ii tcp和udp问题
不加载tcp协议栈时,使用串口通信没有任何问题,可使用opc采集16路ad,8路da,8路开关量输入及8路开关量输出,而且最小采集时间可达到200ms;但是加载tcp协议栈后,采集时间设置为2000ms时,程 ......
铁木杉 实时操作系统RTOS
RFID-RC522速成教程(基于msp430单片机的程序讲解)
141792 学习一种模块,有很多种方法,其中一种方式是先去弄明白怎么使用这个模块,亲自体验了这个模块的大体功能之后,再回过头来了解该模块的工作原理,再去深层次的研究该模块。在这里,着 ......
hjl240 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 659  2553  307  626  1772  14  52  7  13  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved