电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CPPDT1L-A7BP-50.0000/125.0000

产品描述TTL Output Clock Oscillator, 50MHz Nom, ROHS COMPLIANT, DIP-14/4
产品类别无源元件    振荡器   
文件大小8MB,共5页
制造商Cardinal Components
标准  
下载文档 详细参数 全文预览

CPPDT1L-A7BP-50.0000/125.0000概述

TTL Output Clock Oscillator, 50MHz Nom, ROHS COMPLIANT, DIP-14/4

CPPDT1L-A7BP-50.0000/125.0000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1283525221
包装说明ROHS COMPLIANT, DIP-14/4
Reach Compliance Codecompliant
Country Of OriginPhilippines, Taiwan
YTEOL5.6
其他特性SYMMETRY MAX 55/45 IS ALSO AVILABLE; BULK
最长下降时间4 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e3
安装特点THROUGH HOLE MOUNT
端子数量14
标称工作频率50 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型TTL
物理尺寸20.8mm x 13.2mm x 5.08mm
最长上升时间4 ns
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装NO
最大对称度60/40 %
端子面层Matte Tin (Sn)

文档预览

下载PDF文档
CARDINAL
COMPONENTS
Dual Field Programmable Blank Oscillator
Series CPPDX
Programmed on the fly with the PG-3000 field oscillator programming instrument within seconds
Full Programming available for each frequency
Provides a sealed finished custom oscillator
Standard Package Options
The dual FIPO contains a frequency select function. For example, consumer products often require
different electrical standards around the world. Ex: Converting PAL to NTSC by changing FS line
or modem real-time switching between transmit and receive frequencies
Part Numbering Example: CPPD C 1 L Z - A5 B6 - XX.XXXX / YY.YYYY
CPPD
C
1
L
Z
A5
B6
XX.XXXX YY.YYYY
FREQ. F0
FREQ. F1
OPERATING TEMP.
SERIES OUTPUT PACKAGE STYLE VOLTAGE ADDED FEATURES
STABILITY
1.000~133.000 1.000~133.000
Blank = 5V Blank = Bulk
Blank = 0°C +70°C B6 = ±100 ppm
CPPD C = CMOS 1 = Full Size
MHz
MHz
±50 ppm
A5
= -20°C +70°C BP =
= Tube
T = TTL 4 = Half Size
L = 3.3 V T
BR =
+25 ppm
PIN 1
PIN 1
= Tape and Reel A7
= -40°C +85°C
5 = 3.2X5 Ceramic R = 2.7 V Z
Logic “0”
Logic “1”
7 = 5X7 Ceramic
8 = PLASTIC SMD
Specifications:
Description
Frequency Range:
Programmable to Any Discrete
Frequency
Available Stability Options:
Min
1.000
Typ
Max
133.000
Unit
MHz
-100
-50
-25
4.5
3.0
2.5
0
-20
-40
-55
5.0
3.3
2.7
100
50
25
5.5
3.6
3.0
+70
+70
+85
+125
±5
±1
ppm
ppm
ppm
V
V
V
°C
°C
°C
°C
Programmable Input Voltage:
(1–133 MHz)
(1–100 MHz)
(1-66 MHz)
Operating Temperature
Range Options:
Storage Temperature:
Aging (PPM/1st Year)
Ta=25C, Vdd=5/3.3V
PPM/Year (after 1st year)
Programmable Output Level:
Packaging:
TTL/CMOS
Tape and Reel (1K per Reel)
Tube
Bulk
Operating Conditions:
Description
Vdd
C
TTL
Supply Voltage
Max Capacitive Load on outputs for TTL levels
4.5V–5.5V Vdd < 40 MH
Z
4.5V–5.5V Vdd > 40–133 MH
Z
Max Capacitive Load on outputs for CMOS levels
4.5V–5.5V Vdd, < 66 MHz
4.5V–5.5V Vdd, 66–133 MHz
3.0V–3.6V Vdd, < 40 MHz
3.0V–3.6V Vdd, 40–100 MHz
2.5V-3.0V Vdd, < 66 MHz
Min
3.0
Max
5.5
50
25
50
25
30
15
25
Unit
V
pF
pF
pF
pF
pF
pF
pF
C
CMOS
145 Route 46 West
Wayne, NJ 07470
Rev:
E-090414-3
Cardinal Components, Inc.
O-44
TEL:
(973)785-1333
E-MAIL: sales@cardinalxtal.com
WEB: http://www.cardinalxtal.com
怎样才能在PROTEL DXP中把多张PCB图拼成1张PCB图
如题,谢啦...
guangqiji PCB设计
单片机MSP430与PC机串口通讯设计
觉得文章不错,所以拿来和大家一起分享,也顺便赚点芯币,太穷了实在:Sad:...
瓷娃娃 微控制器 MCU
FPGA 浮点
关于FPGA 浮点的问题。当进行浮点计算的时候,是不是一定要用浮点的运算。可不能可以用先左移然后调整的方式?与直接用浮点的IP那些是不是会计算更加快些? 有没有什么参考资料能比较有依据的 ......
luooove FPGA/CPLD
8962 GPIO 问题
在单步调试GPIOPinTypeGPIOOutput(GPIO_PORTD_BASE, GPIO_PIN_4|GPIO_PIN_5 );时,看反汇编代码,发现程序根本就在GPIODirModeSet子程序和GPIOPadCongfigSet子程序中不会发生跳转,只要是出现TS ......
eeleader 微控制器 MCU
51单片机实现TCP/IP协议
51单片机实现TCP/IP协议...
lorant 51单片机
nmos被击穿后的现象分析
推挽升压电路原边的两个nmos管被击穿,把万用表打到二极管档位,测试其中一个功率管,红表笔放在d极,黑表笔放在s极,然后反接表笔测量,都是显示是0v电压,说明该功率管被击穿。但是用同样的方 ......
shaorc 模拟电子

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2471  351  2834  617  2787  50  8  58  13  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved