电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1356M00DGR

产品描述LVPECL Output Clock Oscillator, 1356MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB1356M00DGR概述

LVPECL Output Clock Oscillator, 1356MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1356M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1356 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DIY交流直接供电的LED灯
首先说明:没有电路、电工基础者勿要心动!由于是提供大家欣赏的目的,由于涉及220V电压,制作工具一定要齐备,切勿造成人身安全事故!本论坛及其作者概不负责! 交直流供电LED灯制作步骤如 ......
qwqwqw2088 DIY/开源硬件专区
【群蜂团队】【每日英语】20121106
104168...
ffddybz 聊聊、笑笑、闹闹
SIM800C中的RX/TX引脚IO口可不可以与MCU直连?
拟采用SIM800C模块制作GPRS远传控制,SIM800C硬件手册上使用的是3.3V供电的MCU,我拟采用宽电压的8051MCU,供电4.0V。这样SIM800C的IO引脚和MCU供电一致,可不可以直接连接,中间不需要电平转换 ......
bigbat 无线连接
弱弱问一句:stm32是在什么平台上开发的?
平常用的最多的是ads1.2,刚接触stm32,从零开始的小朋友。...
qqmhappy stm32/stm8
关于2009年全国竞赛网上发题的预通知
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 各赛区组委会、各参赛学校: 为进一步规范竞赛组织工作、加强竞赛的公正公平性,全国竞赛组委会决定,2009年全国大学生电子设计竞赛采用网上 ......
open82977352 电子竞赛
离婚后怎么过……
下班或放假喜欢一些芝麻小事情和你吵,闹别扭,上班压力大,下班了也不让你好过,经常都是这样,说了好多次没用…… 如果一个人想离婚,我想应该是 对方不理解自已,达不到期望,尝试沟通她 ......
gh131413 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 12  1794  2332  2901  2643  12  18  43  39  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved