电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TBTGB12.000/12.352

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TBTGB12.000/12.352概述

PLL/Frequency Synthesis Circuit,

PT7V4050TBTGB12.000/12.352规格参数

参数名称属性值
Objectid106674306
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
09年全国电子设计大赛B题
本帖最后由 paulhyde 于 2014-9-15 09:36 编辑 现在学校为了今年的电子设计大赛,让我们从2009年的电子设计大赛的题目中选择一道题来练习一下!我们选择了声音引导系统这道题目,可所需要的元 ......
HI_huluwa 电子竞赛
请问有没有关于FPGA的中英文对照论文啊
求助,有没有关于FPGA的中英文对照论文,1000字以上的就可以了...
lam06 FPGA/CPLD
说下我的应急灯经验
其实作为消费电子产品来讲,美信确实没必要开发小功率的LED驱动芯片,因为性能/价格比确实有点低。参与这个项目的有不少是学生朋友,可能对价格这个方面不是很敏感,我接手的一款产品后来就用 ......
ailover2001 机器人开发
NDIS中间层驱动如何支持多种Windows操作系统?
我正在做一个NDIS中间层驱动程序,以前没怎么接触过,不知道怎么实现支持所有windows系列操作系统?关键技术在哪?是不是用最新的DDK开发就能向下兼容?还是... 请各位帮忙,在此先谢过了!...
xiany_wj 嵌入式系统
PB分布式编译有什么类似distcc的工具吗?
这样我build一个新的platform的时候分布到其他PC,可以加快速度 linux下有distcc,win32下有什么类似的工具...
huihen330 嵌入式系统
什么是fatfs文件系统
最近想搞SD卡,是不是可以通过fatfs文件系统把数据存入SD卡,但是现在我连fatfs系统都不知道是什么,大家可以给点意见吗????????...
asd1126163471 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1823  1890  2244  1730  1228  37  39  46  35  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved